목차
없음
본문내용
파형
크기(p-p)
파형
크기(p-p)
-2.56V
5.2V
과정
입력
출력(=)+54㎷와 비교
이득
파형
크기(p-p)
파형
크기(p-p)
4
±54㎷
-5.36V
=-105
출력(=)
+54㎷와 비교
(=)
파형
크기(p-p)
파형
크기(p-p)
5.36V
-10.5V
과정
입력
출력(=)
이득
파형
크기(p-p)
파형
크기(p-p)
5
500㎷
-180㎷
=-0.04
출력(=)
(=)
파형
크기(p-p)
파형
크기(p-p)
-160㎷
-20㎷
6
=동상이득(계산값, ): -104+104=0=차동이득(계산값, ):
고찰
실험1은 그림 18-2의 회로를 구성 후 트랜지스터의 각 단자에서의 직류전압 값을 구하는 실험으로 표 18-1과 같은 결과가 나오는데, 그 이유는 바이어스된 직류전압 값이 +12V 12V로 구성 되어있기 때문이다.
실험2는 그림 18-2의 회로를 구성 후, 각 단자에 교류전압을 바이어스하는 실험이다.- 과정 2는 의 베이스에 신호를 인가한 값으로 출력은 입력신호의 반전위상, 출력은 입력신호와 동상의 파형을 관찰 할 수 있고, 은 오실로스코프의 기능으로 확인 할 수 있고 전압이득은 으로 구할 수 있다.- 과정 3은 의 베이스에 신호를 인가한 값으로 출력은 입력신호의 반전위상, 출력은 입력신호와 동상의 파형을 관찰 할 수 있고, 은 오실로스코프의 기능으로 확인 할 수 있고 전압이득은 으로 구할 수 있다.- 과정4는 각각의 단자에 위상차가 90°인 파형을 인가한 값으로, 일반적인 입력파와 비교했을 때, 출력은 입력신호의 반전위상, 출력은 입력신호와 동상의 파형을 관찰 할 수 있고, 은 오실로스코프의 기능으로 확인 할 수 있고 전압이득은 으로 구할 수 있다. 여기서 는 이다.- 과정5는 의 베이스에 같은 동상의 신호를 인가한 값으로, 같은 신호를 넣어 주었기 때문에 의 출력 또한 같은 신호가 나온다. 전압이득은 으로 구할 수 있다. 여기서 는 이다.이 실험은 차동증폭기의 다양한 입력신호에 따른 출력신호를 관찰 하는 실험이다.- 과정6은 동상이득과 차동이득을 계산하여 측정한 와 계산한 를 비교해봄으로써 계산 값과 측정값의 차이가 거의 없다는 것을 확인 할 수있다.
.
이번 실험을 통해 차동증폭기의 성격을 알 수 있게 되었다. 차동증폭기는 문자 그대로 차이를 증폭하는 기능을 가진 증폭기로써, 우리가 넣은 입력신호의 위상에 따른 차(-)를 증폭하여 출력 신호로 보낸다는 것을 알 수 있게 되었다.
크기(p-p)
파형
크기(p-p)
-2.56V
5.2V
과정
입력
출력(=)+54㎷와 비교
이득
파형
크기(p-p)
파형
크기(p-p)
4
±54㎷
-5.36V
=-105
출력(=)
+54㎷와 비교
(=)
파형
크기(p-p)
파형
크기(p-p)
5.36V
-10.5V
과정
입력
출력(=)
이득
파형
크기(p-p)
파형
크기(p-p)
5
500㎷
-180㎷
=-0.04
출력(=)
(=)
파형
크기(p-p)
파형
크기(p-p)
-160㎷
-20㎷
6
=동상이득(계산값, ): -104+104=0=차동이득(계산값, ):
고찰
실험1은 그림 18-2의 회로를 구성 후 트랜지스터의 각 단자에서의 직류전압 값을 구하는 실험으로 표 18-1과 같은 결과가 나오는데, 그 이유는 바이어스된 직류전압 값이 +12V 12V로 구성 되어있기 때문이다.
실험2는 그림 18-2의 회로를 구성 후, 각 단자에 교류전압을 바이어스하는 실험이다.- 과정 2는 의 베이스에 신호를 인가한 값으로 출력은 입력신호의 반전위상, 출력은 입력신호와 동상의 파형을 관찰 할 수 있고, 은 오실로스코프의 기능으로 확인 할 수 있고 전압이득은 으로 구할 수 있다.- 과정 3은 의 베이스에 신호를 인가한 값으로 출력은 입력신호의 반전위상, 출력은 입력신호와 동상의 파형을 관찰 할 수 있고, 은 오실로스코프의 기능으로 확인 할 수 있고 전압이득은 으로 구할 수 있다.- 과정4는 각각의 단자에 위상차가 90°인 파형을 인가한 값으로, 일반적인 입력파와 비교했을 때, 출력은 입력신호의 반전위상, 출력은 입력신호와 동상의 파형을 관찰 할 수 있고, 은 오실로스코프의 기능으로 확인 할 수 있고 전압이득은 으로 구할 수 있다. 여기서 는 이다.- 과정5는 의 베이스에 같은 동상의 신호를 인가한 값으로, 같은 신호를 넣어 주었기 때문에 의 출력 또한 같은 신호가 나온다. 전압이득은 으로 구할 수 있다. 여기서 는 이다.이 실험은 차동증폭기의 다양한 입력신호에 따른 출력신호를 관찰 하는 실험이다.- 과정6은 동상이득과 차동이득을 계산하여 측정한 와 계산한 를 비교해봄으로써 계산 값과 측정값의 차이가 거의 없다는 것을 확인 할 수있다.
.
이번 실험을 통해 차동증폭기의 성격을 알 수 있게 되었다. 차동증폭기는 문자 그대로 차이를 증폭하는 기능을 가진 증폭기로써, 우리가 넣은 입력신호의 위상에 따른 차(-)를 증폭하여 출력 신호로 보낸다는 것을 알 수 있게 되었다.
추천자료
- B급 푸시풀 이미터 폴로워 전력증폭기
- JFET 공통 소스 증폭기 예비 REPORT
- BJT(트랜지스터)의 동작점과 증폭기로서의 특성
- OP AMP(연산증폭기)의 특성
- OP AMP(증폭기) 실험
- OP amp를 이용한 앰프(증폭기) 만들기
- (실험 보고서)JFET 공통 소스 증폭기 실험 및 시뮬레이션
- JFET 공통 드레인, 게이트 증폭기 실험 및 시뮬레이션
- (전자공학) 가산 증폭기 실험
- [예비]실험16음성증폭기의주파수응답
- [기계실험]전기실험 - Op-Amp (선형증폭기)
- [실험9-결과]연산_증폭기_II(happ)
- 09 소신호 공통 컬렉터 교류증폭기 실험
- [전기전자 실험] 공통 소스 트랜지스터 증폭기
소개글