목차
없음
본문내용
0
1
1
0
0
1
0
1
0
0
1
1
0
1
1
0
0
1
0
1
0
1
0
1
1
1
0
0
1
1
1
1
1
1
(2) Karnaugh 맵을 이용하여 간소화 된 Sum of product 또는 Product of sum 형태의 불리언 식을 구하여라.
S
Cout
AB
Cin
00
01
11
10
0
0
1
0
1
1
1
0
1
0
AB
Cin
00
01
11
10
0
0
0
1
0
1
0
1
1
1
Karnaugh 맵을 이용한 간략화가 되지 않는다.
S = + + +
Karnaugh 맵을 이용하여 간략화하면
= + +
(3) 위에서 구한 간소화된 불리언 식에 대한 2-level AND-OR(NAND-NAND) 또는 OR-AND(NOR-NOR) 로직 회로를 설계하여라.
2-level AND-OR(NAND-NAND) logic 회로도
(4) XOR gate를 이용하여 보다 간소화된 다단계 조합 논리 회로를 설계하여라.
= + + + =
= + + +
= ( + ) + (+)
= () +
다단계 조합 논리 회로도
(5) 4-비트 가산기 회로를 위의 전가산기 회로를 이용해 설계하여라.
4-bit Adder 회로도
1
1
0
0
1
0
1
0
0
1
1
0
1
1
0
0
1
0
1
0
1
0
1
1
1
0
0
1
1
1
1
1
1
(2) Karnaugh 맵을 이용하여 간소화 된 Sum of product 또는 Product of sum 형태의 불리언 식을 구하여라.
S
Cout
AB
Cin
00
01
11
10
0
0
1
0
1
1
1
0
1
0
AB
Cin
00
01
11
10
0
0
0
1
0
1
0
1
1
1
Karnaugh 맵을 이용한 간략화가 되지 않는다.
S = + + +
Karnaugh 맵을 이용하여 간략화하면
= + +
(3) 위에서 구한 간소화된 불리언 식에 대한 2-level AND-OR(NAND-NAND) 또는 OR-AND(NOR-NOR) 로직 회로를 설계하여라.
2-level AND-OR(NAND-NAND) logic 회로도
(4) XOR gate를 이용하여 보다 간소화된 다단계 조합 논리 회로를 설계하여라.
= + + + =
= + + +
= ( + ) + (+)
= () +
다단계 조합 논리 회로도
(5) 4-비트 가산기 회로를 위의 전가산기 회로를 이용해 설계하여라.
4-bit Adder 회로도
소개글