전기회로 실험 및 설계 실험(2) 5주차 예비보고서
본 자료는 2페이지 의 미리보기를 제공합니다. 이미지를 클릭하여 주세요.
닫기
  • 1
  • 2
  • 3
  • 4
  • 5
  • 6
해당 자료는 2페이지 까지만 미리보기를 제공합니다.
2페이지 이후부터 다운로드 후 확인할 수 있습니다.

소개글

전기회로 실험 및 설계 실험(2) 5주차 예비보고서에 대한 보고서 자료입니다.

목차

1. 실험목적
2. 실험이론
3. 기기 및 부품
4. 실험과정 및 예상되는 결과

본문내용

oscilloscope, 1kΩ 저항과 0.1uF capacitor를 준비한다.
② bread board에 다음과 같이 회로를 결선한다.
③ 함수발생기를 이용해, 진폭이 1V이고, 주파수는 1kHz인 전압을 회로에 인가한다.
④ 함수발생기의 주파수를 조절하여, 가 되도록 한다. (이때 f의 이론값은 1.591kHz)
⑤ 위상 차이를 리사주(Lissajous) 도형으로 확인하기 위해, oscilloscope의 CH1에 Vs를 연결하고, CH2에 V2를 연결한다.
⑥ oscilloscope의 두 번째 줄에 있는 ‘Display’버튼을 눌러 ‘형식’을 선택하는데, ‘XY’를 선택한다. (리사주 도형이 표시된다.)
⑦ 주파수를 바꾸어 가며, 리사주 도형이 어떻게 변하는지 확인한다.(즉 위상차가 에서 사이의 값을 가질 때 어떻게 변하는지 확인한다.)
⑧ capacitor를 10mH inductor로 바꾸어 결선한 뒤 ②~⑦을 반복한다.
⑨ capacitor와 inductor의 차이를 확인한다.
(1) [그림 3]의 회로를 결선하시오. 여기에서 는 진폭이 이고 주파수는 , , 를 선택하시오.
(2) 저항의 impedance는 , capacitor의 impedance는 이므로 의 phasor는 이 된다. Ch1에 를 Ch2에 를 연결하시오. 주파수를 조절하여 가 되도록 한다. (주파수의 이론 치: 1.59254) 이 경우 두 신호의 위상 차이는 가 된다.
PSPICE 회로
TIME DOMAIN 입력전압과 출력전압
다음 그래프는 PSPICE에서 구현한 시간축에 대한 입력전압(sine파, =1V, 주파수 )에 대한 capacitor의 출력전압에 대한 파형이다. capacitor의 출력전압의 최대전압은 753.331mV로 입력전압에 대하여 감소하였고, Vp1/Vp2= 파장을 구해보면 706.974us이다. 따라서 주파수를 계산해보면 1414.47Hz가 나타난다. 이를 다시 정리해보자.
입력(초록색) V(R1:1) = 1V -> 출력(빨간색) V(C1:2) = 0.706mV 그리고 Vp1/Vp2 = 1.327
출력전압:
주파수응답:
(입력전압의 위상이 0°이고 진폭이 1V이기 때문에 출력전압과 주파수응답이 같게 나타남을 확인할 수 있다.)
주파수응답의 크기:
주파수응답의 위상:
DB(V(C1:2)/V(R1:1)) 출력 / P(V(C1:2)/V(R1:1)) 출력 결과 주파수에 따른 결과 측정값
VIN/VOUT결과
  • 가격1,900
  • 페이지수6페이지
  • 등록일2020.09.23
  • 저작시기2018.9
  • 파일형식한글(hwp)
  • 자료번호#1136829
본 자료는 최근 2주간 다운받은 회원이 없습니다.
다운로드 장바구니