[quartus]and-or gate와 NAND gate 구현
본 자료는 5페이지 의 미리보기를 제공합니다. 이미지를 클릭하여 주세요.
닫기
  • 1
  • 2
  • 3
  • 4
  • 5
  • 6
  • 7
  • 8
  • 9
  • 10
  • 11
  • 12
  • 13
  • 14
  • 15
해당 자료는 5페이지 까지만 미리보기를 제공합니다.
5페이지 이후부터 다운로드 후 확인할 수 있습니다.

소개글

[quartus]and-or gate와 NAND gate 구현에 대한 보고서 자료입니다.

목차

1. introduction

2. 2 level and-or gate
2.1. truth table
2.2. BDF capture
2.3. RTL viewer capture
2.4. simulation capture

3. 2 level NAND gate
3.1. Truth table
3.2. BDF capture
3.3. RTL viewer capture
3.4. simulation capture

4. Discussion

본문내용

두번째 실습은 우선 F( x,y,z ) = ∑m( 로 표현된 함수를 이해하고 , 이 함수를 각각 2level and or gate 와 2level nand gate 를 사용해 회로로 나타낸 후 , 두 경우에서의 output wave 가 어떠한 지 비교하는 것이다 . 동일한 함수를 다르게 표현하여 시뮬레이션을 돌리는 것일 뿐이기에 최종 파형은 같을 것으로 미리 예상할 수 있다 .

* 본인은 주어진 함수의 변수 x,y,z 를 각각 A,B,C 로 바꾸어 실습했다.
즉, 사용한 함수는 F(A,B,C) = D = ∑m(1,2,3,4,5,6) 이다

<중 략>

BDF Capture
Quartus로 다이어그램을 그리면 다음과 같다.
And-or 게이트와 달리 기존 and logic 3 개와 output 에 연결되는 or 를 모두 nand 게이트로 바꿨다. 앞과 동일한 함수를 다른 logic 를 사용해 표현 한 것이다.

키워드

컴퓨터구조,   sop,   and or gate,   nand,   quartus,   bdf,   truth table,   logic,   회로
  • 가격2,000
  • 페이지수15페이지
  • 등록일2020.11.23
  • 저작시기2020.10
  • 파일형식아크로뱃 뷰어(pdf)
  • 자료번호#1140860
본 자료는 최근 2주간 다운받은 회원이 없습니다.
다운로드 장바구니