[A+ 결과] 논리회로 실험 멀티플렉서와 디멀티플렉서 (Multiplexer & Demultiplexer)실험 사진 및 파형 모두첨부
본 자료는 3페이지 의 미리보기를 제공합니다. 이미지를 클릭하여 주세요.
닫기
  • 1
  • 2
  • 3
  • 4
  • 5
  • 6
  • 7
  • 8
  • 9
해당 자료는 3페이지 까지만 미리보기를 제공합니다.
3페이지 이후부터 다운로드 후 확인할 수 있습니다.

소개글

[A+ 결과] 논리회로 실험 멀티플렉서와 디멀티플렉서 (Multiplexer & Demultiplexer)실험 사진 및 파형 모두첨부에 대한 보고서 자료입니다.

목차

멀티플렉서와 디멀티플렉서 (Multiplexer & Demultiplexer)

MULTI PLEXER

회로구성

Multiplexer회로 Data 값

실험 분석

멀티플렉서에 대한 개념 이해

4x1 멀티플레서 Ic인 74HC153을 이용

74HC153의 Data Sheet구성 및 특성

디멀티플렉서(Demultiplexer)

회로구성

실험 분석

디멀티플렉서에 대한 개념 이해

1x4 디멀티 플렉서 Ic인 74HC139을 이용

회로구성

실험 분석

실험 강평

본문내용

이터 입력 D는
Enable 입력의 역할도 동시에 함을 주목한다.
《디멀티플렉서 회로 구성 》
《디멀티플렉서 실험 사진》
①회로구성
2개의 AND GATE와 1개의 INVERTER를 이용하여 회로를 구성하였다. D단자가 Eable과 함께 입력 값의 역할도
함께 하므로, 입력을 따로 해줄 필요 없이, D값을 이용하여 S0, S1에 의해 선택되는 출력 값을 확인 할 수 있다.
실험 1.(2) 다음 표와 같이 입력을 가한 뒤에 출력 Y3,Y2,Y1,Y0를 측정하여 기록하라. Select 값에 따라
Demultiplexing 이 되는지 확인하라.
Input
Output
D
S1
S0
Y3
Y2
Y1
Y0
+5
X
X
L
L
L
L
0
0
0
L
L
L
H
0
0
+5
L
L
H
L
0
+5
0
L
H
L
L
0
+5
+5
H
L
L
L
《Demultiplexer회로 Data 값》
②실험 분석
설정한 S0 , S1에 따라 입력 값이 Demultipelxing 되어 출력으로 나타남을 확인 할 수 있었다.
◎디멀티플렉서에 대한 개념 이해
디멀티플렉서 (이하 디먹스, DEMUX)는 먹스와 반대의 기능을 한다. 즉 한 개의 입력을 여러 개의 출력 중 하나에 연결하는 회로가 된다.
회로의 원리는 먹스와 마찬가지로 입력 D를 어떤 AND 게이트로 선택하는가에 따라 4개의 출력 중 하나로 나오게 된다. 주목할 사실은 2진 디코더가 DEMUX의 역할을 동시에 한다는 점이다. 2진 디코더의 nOE 핀을 데이터 입력 D핀으로 사용하면 DEMUX가 된다.
디먹스는 먹스 기능의 역이다. 예를 들면, 1-비트 n-출력 디먹스는 하나의 데이터 입력과 디 n=2s 데이터 출력 중의 하나를 선택하기 위한 S개의 입력을 갖는다. 정상적인 동작에서, 선택된 하나를 제외한 모든 출력은 0이다. 선택된 출력은 데이터 입력과 같다.
실험2.의 첫 번째 실험에서 쉽게 예측 할 수 있듯이 데이터 입력 D(enable입력 역할도 함)가 Low일 때는 선택입력에 상관없이 AND게이트에 모두 Low값이 입력되기 때문에 모든 출력에 Low값이 출력된다. 반면 D가 High일 때는 선택 입력에 따라 각각 지정된 출력에서 High가 나오고 나머지는 Low가 되는 것을 예측할 수 있다.
실험 1.(3) 1x4 디멀티 플렉서 Ic인 74HC139을 이용하여 다음의 회로를 구성한다.
《디멀티플렉서 구성》
《디멀티플렉서 실험사진》
①회로구성
첨부한 Data Sheet를 참고하여 하나의 74HC139 IC에 회로를 구성하였다. Gnd와 Vcc 5v를 입력한뒤 값을 측정
하였다.
《74HC139의 Data Sheet구성 및 특성》
(4)다음 표와 같이 입력을 가한 뒤에 출력 Y3, Y2, Y1, Y0를 측정하여 기록하라. Select 값에 따라 Demultiplexing이 되는지 확인하라. (2)의 결과와 차이점을 비교하여 설명하라.
Input
Output
D
S1
S0
Y3
Y2
Y1
Y0
+5
X
X
H
H
H
H
0
0
0
H
H
H
L
0
0
+5
H
H
L
H
0
+5
0
H
L
H
H
0
+5
+5
L
H
H
H
《Demultiplexer회로 Data 값》
②실험 분석
실험 Data값은 위의 표 대로 실험(3) 과는 반대되는 값이 출력 되었다.결과값이 의아했지만, 위에 첨부한 Data sheet에서 74HC139 회로의 내부구조를 파악하고 나니, 이해 할 수 있었다.
(3)실험의 구성을 살펴보게 되면 AND GATE와 INVERTER로 구성되었지만, 4번 실험에서는 NAND GATE와 INVERTER가 사용되었다. 그리하여 출력 값이 바뀜을 이해 할 수 있었다. 따라서 IC의 구성에 따라 Demultiplexing이 결정므로 그 구성을 달리 하므로 다양한 Demultiplexing을 구현 할 수 있음을 알 수 있었다.
◎실험 강평
멀티플렉싱과 디멀티플렉싱 이라는 생소한 개념을 구성하는 실험이었는데, 제대로 된 실험을 위해서 충분한 사전조사와 함께 예비보고서, 강의 노트를 분석한 후 들어갔다. 조교님의 첫 질문에는 조금 더듬 거리기도 했지만, 바로 개념을 파악하고 나니, 쉽게 대답할 수 있었고, 원활하게 실험을 진행 할 수 있었다.
실험전 Data sheet파악하는 것이 얼마나 중요한지 새삼 느낄 수 있었고, 열심히 노력하는 만큼 다음 실험은
더욱더 많은 것을 얻을 수 있을 것 같다. 비록 매번 빠른 순서로 실험을 끝내 지는 못했지만, 최선을 다한다면 언젠간 ‘우수’ 안에 들 수 있을거라는 확신이 생겼다.
  • 가격3,000
  • 페이지수9페이지
  • 등록일2009.01.08
  • 저작시기2009.1
  • 파일형식한글(hwp)
  • 자료번호#514045
본 자료는 최근 2주간 다운받은 회원이 없습니다.
청소해
다운로드 장바구니