전자회로실험 결과보고서-연산증폭기의 동상신호제거
본 자료는 1페이지 의 미리보기를 제공합니다. 이미지를 클릭하여 주세요.
닫기
  • 1
  • 2
  • 3
  • 4
해당 자료는 1페이지 까지만 미리보기를 제공합니다.
1페이지 이후부터 다운로드 후 확인할 수 있습니다.

본문내용

, (+) 쪽에 동시에 가해지는 동일한 신호를 동상입력이라고 한다.
2. 동상신호제거가 증가한다는 말은 증폭기의 무엇이 증가함을 의미하는가?
(a) 입력임피던스(b) 주파수 응답
(c) 전압이득(d) 잡음에 대한 면역
⇒ 동상신호제거가 증가한다는 말은 입력임피던스가 거의 ∞된다는 말과 거의 비슷하다.
3. 차동증폭기의 동상신호제거의 측정단위는 무엇인가?
(a) V(b) V/㎲
(c) dB(d) V/mV
⇒ 차동증폭기의 동산신호제거의 측정단위는 데시벨(dB)이다.
4. 차동전압이득이 100이고 동상전압이득이 0.001이면 동상신호제거는 얼마인가?
(a) 40dB(b) 60dB
(c) 80dB(d) 100dB
⇒ CMR(dB)=20log( Av(d) / Acm ) 으로 즉 20log(100/0.001) = 100dB이 나온다.
5. 그림 28-1의 회로에서 동상신호제거비가 100,000:1이고 첨두간 입력전압이 10V일 때, 첨두간 출력전압은 얼마인가?
(a) 0.001V(b) 0.01V
(c) 0.1V (d) 1V
⇒ 동상신호제거비가 100,000:1에서 입력전압이 10V이고 28-1의 동상전압이득은 10000으로 첨두간 출력전압은 1V임을 알 수 있다.
  • 가격800
  • 페이지수4페이지
  • 등록일2009.06.20
  • 저작시기2008.1
  • 파일형식한글(hwp)
  • 자료번호#542348
본 자료는 최근 2주간 다운받은 회원이 없습니다.
청소해
다운로드 장바구니