함수발생기 설계
본 자료는 2페이지 의 미리보기를 제공합니다. 이미지를 클릭하여 주세요.
닫기
  • 1
  • 2
  • 3
  • 4
  • 5
  • 6
해당 자료는 2페이지 까지만 미리보기를 제공합니다.
2페이지 이후부터 다운로드 후 확인할 수 있습니다.

목차

1.설계목표

2.관련이론

3.회로도

4.역할분담 및 제작일정

5.소요부품

본문내용

와 이미터 사이의 전압 값이 약간 차이가 나기 때문이다.
(3) 온도에 따른 입력 오프셋 전압 드리프트
입력 오프셋 전압 드리프트는 온도가 1℃ 변함에 따라 오프셋 전아바이 변화하는 정도를 나타낸 값이다. 대부분 0.02μV/℃를 가지고 성능이 우수한 것은 0.001μV/℃의 드리프트를 가진다.
(4) 입력바이어스전류
바이폴라 차동증폭기의 입력단자는 트랜지스터의 베이스이므로 입력 전류는 베이스 전류가 된다. 입력 바이어스 전류는 증폭기의 첫째 단을 적절히 동작시키기 위해 증폭기의 입력에 필요한 직류전류이며, 이 값은 두 입력전류의 평균값이다.
(5) 입력 오프셋 전류
이상적으로 두 입력 바이어스 전류가 같으면 그 전류오차는 0이다. 그러나 실제 연산 증폭기에서 바이어스 전류는 정확히 일치하지 않는다. 실제 오프셋 전류의 크기는 대체로 바이어스 전류보다 작은 크기를 가진다. 대부분의 경우 오프셋 전류는 무시될 수 있으나 높은 이득과 높은 입력 임피던스를 가지는 증폭기는 가능한 한 Ios가 작아야 한다. 높은 입력 저항을 통해 흐르는 전류의 차이가 실질적인 오프셋 전압을 유발시키기 때문이다.
(6) 출력임피던스
연산증폭기의 출력 단에서 본 저항이다. 실제적 연산증폭기의 출력임피던스는 무시할 수 있을 정도로 작다.
(7) 동상입력전압 범위
연산증폭기는 동작할 수 있는 전압의 범위가 제한되어 있다. 동상 입력 전압 범위는 두 입력단자에 신호 전압을 인가하였을 때 출력에 클리핑이나 왜곡을 초래하지 않는 입력전압의 범위를 말한다.
(8) 개방루프 전압이득
성능이 우수한 연산증폭기는 보통 5.000~200,000 정도의 매우 높은 개방루프 이득을 가진다. 이 증폭률은 외부에 연결한 소자의 크기로 조절할 수 있다.
(9) 동상신호 제거비
동상신호 제거비는 동상신호를 제거하는 정도를 나타내는 값으로 연산증폭기 성능을 나타내는 하나의 척도이다. CMRR 값이 무한대라는 것은 양쪽의 입력에 동일 신호를 인가했을 때 출력이 0V가 됨을 의미한다.
(10) 슬루율
시간에 따른 출력전압의 최대 변화율이 연산증폭기의 슬루율이다. 이 슬루율은 연산증폭기 내부 증폭단에서의 고주파 응답에 의존한다.
3. 회로도
4. 역할 분담 및 제작 일정
역할 분담
제작 일정
1주차
2주차
3주차
관련 자료 수집
관련 이론 연구
회로도 제작
부품 구입
회로 결선
회로 Test 및 문제점 분석
작품 제작
보고서 작성
결과 PPT 발표
5. 소요부품
  • 가격3,000
  • 페이지수6페이지
  • 등록일2010.05.27
  • 저작시기2009.2
  • 파일형식한글(hwp)
  • 자료번호#614884
본 자료는 최근 2주간 다운받은 회원이 없습니다.
청소해
다운로드 장바구니