레지스터 실험 예비 보고서
본 자료는 1페이지 의 미리보기를 제공합니다. 이미지를 클릭하여 주세요.
닫기
  • 1
  • 2
  • 3
  • 4
해당 자료는 1페이지 까지만 미리보기를 제공합니다.
1페이지 이후부터 다운로드 후 확인할 수 있습니다.

목차

1. 실험 목적

2. 실험 이론

3. 실험 방법

본문내용

카운터 회로
아래 그림은 4비트 우측 시프트 레지스터 회로를 일부 변경하여 Ring counter 회로를 구성하였다. 입력에 대하여 출력된 신호값은 표에 기록하고, 동작특성은 타이밍도에 나타낸다.
① 실험(1)의 ①~⑤를 반복한다

(3) 실험 3 : 4비트 좌측 시프트 레지스터
아래 그림과 같이 JK-FF를 이용하여 회로를 구성한다. CLR을 Low에서 High로 출력을
clear하고, 전체의 플립플롭이 reset되었는지 확인한다. CP를 순차적으로 인가해 가면서 지시된 점의 전압을 측정하여 표에 기입하고, 동작특성은 타이밍도에 기록한다.
① 논리회로 실험장치 또는 전원공급기의 공급전압을 DC +5[V]로 설정하고, 오실로스코프
또는 멀티메타(검은색선은 접지에 접속, 붉은색선은 전원 또는 신호출력단에 접속)를 사용하여 전압을 확인한다. 전원을 OFF하고 다음 순서대로 실험을 진행한다.
② 논리회로 실험장치 또는 브레드보드에 IC를 부착하고, 단선을 사용하여 5번핀에 (+5[V]) 전원을 연결하고, 13번 핀은 접지(0[V])를 한다.
③ 실험(1)의 ③~⑤을 반복한다
  • 가격800
  • 페이지수4페이지
  • 등록일2011.05.20
  • 저작시기2010.3
  • 파일형식한글(hwp)
  • 자료번호#678794
본 자료는 최근 2주간 다운받은 회원이 없습니다.
청소해
다운로드 장바구니