실험 17. 쉬프트 레지스터(예비보고서)
본 자료는 1페이지 의 미리보기를 제공합니다. 이미지를 클릭하여 주세요.
닫기
  • 1
  • 2
  • 3
  • 4
  • 5
해당 자료는 1페이지 까지만 미리보기를 제공합니다.
1페이지 이후부터 다운로드 후 확인할 수 있습니다.

소개글

실험 17. 쉬프트 레지스터(예비보고서)에 대한 보고서 자료입니다.

목차

▣ 실험 목적
▣ 실험 이론
(1)직렬 입력-직렬 출력 쉬프트 레지스터
(2)직렬 입력-병렬 출력 쉬프트 레지스터
(3)병렬 입력-직렬 출력 쉬프트 레지스터
(4)병렬 입력-병렬 출력 쉬프트 레지스터
(5)병렬 로드가 가능한 양방향 쉬프트 레지스터
▣ 예비과제
(1) Latch, Flip flop 및 Register을 비교, 설명하라.
(2) 직병렬 쉬프트 레지스터의 동작에 대해 설명하라.
(3) 좌우 쉬프트 레지스터의 동작에 대해 설명하라.
(4) <그림 17.11> 회로에 대해 다음의 입력파형에 대한 FF의 출력 D, C, B, A를 그리고, state table을 작성하시오.(단, 입력 CLK의 주기는 100ns이다.)

본문내용

출력, 병렬입력-직렬출력의 방법이 있다. 직렬입력-병렬출력 일때는 신호를 직렬입력으로 받아 신호를 동시에 출력을 하고 병렬입력-직렬출력은 신호를 동시에 입력받아 직렬방식으로 출력하는 방식이다.
(3) 좌우 쉬프트 레지스터의 동작에 대해 설명하라.
좌 쉬프트 레지스터는 내부에 기억된 신호가 좌로 이동되는 쉬프트 레지스터를 말하고 우 쉬프트 레지스터는 내부에 기억된 신호가 우로 이동되는 쉬프트 레지스터를 말한다. 이것은 Flip frop의 입출력의 방향을 고려해서 연결하면 된다. 좌우 쉬프트 레지스터는 입력이 첫 Flip frop으로 쉬프트 되고 첫 Flip frop의 기억된 신호는 두 번째 Flip frop으로 쉬프트 되는 방식으로 신호가 쉬프트 된다.
(4) <그림 17.11> 회로에 대해 다음의 입력파형에 대한 FF의 출력 D, C, B, A를 그리고, state table을 작성하시오.(단, 입력 CLK의 주기는 100ns이다.)
<그림 17.11>을 피스파이스로 구성한 회로
위의 회로를 시뮬레이션 한 결과이다.
첫 번째 그래프(TM1:pin1) = Input
두 번째 그래프(TM2:pin1) = CLK
세 번째 그래프(A:CLRbar) = Reset
네 번째 그래프(A:PREbar) = Set
다섯 번째 그래프(U1A:Q) = D
여섯 번째 그래프(U2A:Q) = C
일곱 번째 그래프(U3A:Q) = B
여덟 번째 그래프(U4A:Q) = A
입력 x
D
C
B
A
출력 y
0
0
0
0
0
0
1
0
0
0
0
0
0
1
0
0
0
0
0
0
1
0
0
0
0
0
0
1
0
0
0
0
0
0
1
1
  • 가격500
  • 페이지수5페이지
  • 등록일2011.09.29
  • 저작시기2010.10
  • 파일형식한글(hwp)
  • 자료번호#704830
본 자료는 최근 2주간 다운받은 회원이 없습니다.
청소해
다운로드 장바구니