목차
○ 실험 목표
○ 사용 부품
○ 관련 이론
○ 실험 순서
○ 사용 부품
○ 관련 이론
○ 실험 순서
본문내용
이러한 문제를 해결하기 위해 출력을 반전시켜 X가 LOW 논리 레벨로 LED를 켜도록 사용된다. 그림 8-5의 회로는 실험순서 3에서 나온 표현식을 구현한다. 하지만 출력은 전류를 공급하기보다는 수요하도록 반전되어 있다.
5. 그림 8-5의 회로는 단지 2개의 게이트만으로 설계 요구를 만족시키고 있지만 두 개의 서로 다른 IC를 필요로 한다. 어떤 경우에는 이것이 최적 설계일 수도 있다. 하지만 NAND게이트의 만능적 성질을 이용하면 그림의 OR 게이트는 NAND 게이트 3개로 대치될 수 있고, 이러한 변경은 1개의 IC로 회로를 구현할 수 있게 한다. OR 게이트를 3개의 NAND 게이트로 대치하여 그림 8-5의 회로를 변경하고 보고서에 제공된 여백에 새로운 회로를 그려라.
6. 실험순서 5의 회로를 구성하라. 입력의 모든 조합을 테스트하여 보고서 표 8-3의 진리표를 완성하라. 회로를 올바르게 구성하고 테스트하였다면 진리표는 표 8-2와 동일할 것이다.
7. 표 8-4에 나열한 각각의 고장이 회로에 어떠한 영향을 끼칠지 설명해 보라(어떤 고장은 아무 영향을 끼치지 않을 수도 있다). 예측에 자신이 없다면 모의 고장을 발생시켜 결과를 테스트해 보자.
5. 그림 8-5의 회로는 단지 2개의 게이트만으로 설계 요구를 만족시키고 있지만 두 개의 서로 다른 IC를 필요로 한다. 어떤 경우에는 이것이 최적 설계일 수도 있다. 하지만 NAND게이트의 만능적 성질을 이용하면 그림의 OR 게이트는 NAND 게이트 3개로 대치될 수 있고, 이러한 변경은 1개의 IC로 회로를 구현할 수 있게 한다. OR 게이트를 3개의 NAND 게이트로 대치하여 그림 8-5의 회로를 변경하고 보고서에 제공된 여백에 새로운 회로를 그려라.
6. 실험순서 5의 회로를 구성하라. 입력의 모든 조합을 테스트하여 보고서 표 8-3의 진리표를 완성하라. 회로를 올바르게 구성하고 테스트하였다면 진리표는 표 8-2와 동일할 것이다.
7. 표 8-4에 나열한 각각의 고장이 회로에 어떠한 영향을 끼칠지 설명해 보라(어떤 고장은 아무 영향을 끼치지 않을 수도 있다). 예측에 자신이 없다면 모의 고장을 발생시켜 결과를 테스트해 보자.
추천자료
- 디지털논리실험 예비리포트
- MOSFET 최종 보고서
- 디지털 시스템 및 실험-릴레이 동작원리 이해 및 논리회로 구성
- 버튼 빨리 누르기 설계 최종보고서(설계도 패턴도 포함)
- [디지털시스템] TTL 기본 실습 결과보고서
- [디지털시스템(Verilog)] Multiplexer 예비보고서
- [디지털시스템] TTL 기본 실습 예비보고서
- [예비보고서] 실험5. 산술논리연산회로
- 순차회로_예비보고서
- 디지털 논리회로
- 디지털논리회로실험 텀프로젝트
- [논리게이트][다이오드][트랜지스터]논리게이트의 개요, 논리게이트와 기본논리게이트, 논리...
- 디지털논리회로 실습 보고서 - 코드 변환기
- [IT와경영정보시스템 공통] 네트워크를 구성하는 시스템들은 보통 세 가지로 분류한다. 또한 ...