[논리게이트][다이오드][트랜지스터]논리게이트의 개요, 논리게이트와 기본논리게이트, 논리게이트와 다이오드논리게이트, 논리게이트와 트랜지스터논리게이트, 논리게이트와 게이트구현, 논리게이트와 범용게이트
본 자료는 2페이지 의 미리보기를 제공합니다. 이미지를 클릭하여 주세요.
닫기
  • 1
  • 2
  • 3
  • 4
  • 5
  • 6
  • 7
  • 8
해당 자료는 2페이지 까지만 미리보기를 제공합니다.
2페이지 이후부터 다운로드 후 확인할 수 있습니다.

소개글

[논리게이트][다이오드][트랜지스터]논리게이트의 개요, 논리게이트와 기본논리게이트, 논리게이트와 다이오드논리게이트, 논리게이트와 트랜지스터논리게이트, 논리게이트와 게이트구현, 논리게이트와 범용게이트에 대한 보고서 자료입니다.

목차

Ⅰ. 논리게이트의 개요
1. 기본적인 논리게이트
2. 응용한 게이트
1) 논리곱(AND)
2) 논리합(OR)
3) 논리부정(NOT)
4) 배타적 논리합(EXCLUCIVE OR)
3. 부울 대수
1) 불 대수 공리
2) 불 대수 기본정리
3) 교환 정리
4) 결합 정리
5) 분배 정리
6) 부정 정리

Ⅱ. 논리게이트와 기본논리게이트

Ⅲ. 논리게이트와 다이오드논리게이트

Ⅳ. 논리게이트와 트랜지스터논리게이트
1. 부정회로(NOT)
2. NAND 회로
3. NOR회로

Ⅴ. 논리게이트와 게이트구현

Ⅵ. 논리게이트와 범용게이트

참고문헌

본문내용

OR회로
다이오드의 논리합회로와 트랜지스터의 부정회로를 조합해서 만든 것이 NOR회로이다. 이것은 OR의 부정연산을 하는 회로로서 NAND회로와 더불어 디지털IC에 널리 사용된다.입력
0
0
1
1
입력
0
1
0
1
출력
1
0
0
0
NAND회로의 진리표(정논리)
이 회로에서 입력단자A, B에 낮은 신호전압 0[V]를 가했을 때 다이오드 , 가 차단상태가 되어 베이스 쪽에는 전류가 흐르지 않기 때문에 0[V]가 된다. 이 전압은 베이스 쪽에 역방향상태가 되므로 트랜지스터는 차단상태가 되어 동작을 하지 못한다.
그러므로 +10[V]의 전원전압이 RC를 통해서 출력단자 Z에 그래도 출력된다.
다음은 A의 입력단자에는 낮은 신호전압 0[V]를, B에는 높은 신호전압 +10[V]를 가한 경우 다이오드 은 차단, 는 도통상태가 되어 트랜지스터의 베이스 쪽에 +10[V]가 가해진 셈이 된다. 이 전압은 베이스에 대해서 순방향상태가 되므로 컬렉터에서 이미터로 전류가 흐르도록 유도한다. 그러므로 출력단자 Z에는 전류가 흐르지 않으므로 0[V]를 가했을 때에는 마찬가지로 출력단자에는 0[V]가 된다. 마지막으로 A, B두 입력단자에 높은 신호전압 +10[V]를 가했을 경우는 다이오드가 모두 도통상태가 되어 트랜지스터의 베이스 쪽에 +10[V]가 나타난다. 이 전압은 베이스에 대해서 순방향 상태가 되므로 콜렉터에서 이미터로 역시 전류가 흐르도록 유도한다. 그래서 출력단자 Z에는 전류가 흐르지 않기 때문에 0[V]가 된다.
Ⅴ. 논리게이트와 게이트구현
모든 부울 함수는 곱의 합(sum of product) 또는 합의 곱(product of sum) 형태로 표현될 수 있다. 곱의 합 형태의 부울함수는 AND-OR의 2단계 논리회로로 구현될 수 있으며 합의 곱 형태의 부울함수는 OR-AND의 2단계 논리회로로 구현될 수 있다. 그리고 보수입력은 NOT를 사용하여 만들 수 있다.
AND, OR 연산은 NAND 게이트 또는 NOR 게이트만으로 구현할 수 있으므로 이러한 2단계 논리회로는 다음과 같이 NAND/NOR 게이트만으로 구현할 수 있다.
AND-OR ⇒ NAND-NAND (보수입력은 NAND로 구현 가능)
OR-AND ⇒ NOR-NOR (보수입력은 NOR로 구현 가능)
Ⅵ. 논리게이트와 범용게이트
NOT, AND, OR 연산은 다음 식과 같이 NAND 또는 NOR 연산들만으로 수행할 수 있다.
A\' = (AA)\' = (A + A)\'
AB = ( (AB)\' )\' = (A\' + B\')\'
A + B = ( (A + B)\' )\' = (A\'B\')\'
따라서 NOT, AND, OR연산은 NAND 게이트 또는 NOR 게이트만으로 구현할 수 있다.
모든 부울 함수는 AND, OR, NOT 연산만을 사용하여 표현될 수 있으며 이 연산들은 NAND 게이트 또는 NOR 게이트만으로 구현할 수 있으므로 모든 논리회로는 NAND 게이트 또는 NOR 게이트만으로 구현할 수 있다. 이 때문에 NAND 게이트와 NOR 게이트를 범용 게이트(universal gate)라고 한다.
참고문헌
김은태, 논리회로 모의실험을 위한 시각적 표현에 관한 연구, 광운대학교, 1995
김수광, 보안 API를 이용한 범용 보안 게이트웨이 구현, 대전대학교, 1999
강민섭 외 2명, 게이트와 트랜지스터 레벨에서의 논리 시뮬레이션, 한국정보과학회, 1987
박태진 외 1 명, 전력절감을 위한 분산 내장형 게이트웨이의 구현과 제어방법, 부산여자대학, 2007
이지혜, 논리회로학습을 위한 학습도구의 설계 및 구현, 경남대학교, 2004
최훈규 외 3명, 게이트 레벨 논리 검증 시스템, 대한전자공학회, 1987
  • 가격6,500
  • 페이지수8페이지
  • 등록일2013.07.12
  • 저작시기2021.3
  • 파일형식한글(hwp)
  • 자료번호#858354
본 자료는 최근 2주간 다운받은 회원이 없습니다.
청소해
다운로드 장바구니