[전자 회로 실험] (결과) 실험 03 : 반파 및 전파 정류회로
본 자료는 1페이지 의 미리보기를 제공합니다. 이미지를 클릭하여 주세요.
닫기
  • 1
  • 2
  • 3
  • 4
해당 자료는 1페이지 까지만 미리보기를 제공합니다.
1페이지 이후부터 다운로드 후 확인할 수 있습니다.

소개글

[전자 회로 실험] (결과) 실험 03 : 반파 및 전파 정류회로에 대한 보고서 자료입니다.

목차

1. 실험회로

2. 실험결과

3. 결론 및 토의

본문내용

류회로가 음의 전압을 활용함으로써 반파정류에 비해 한 주기동안 두배의 출력값을 얻을 수 있다. 캐패시터를 달은 평활회로에서 맥동성분이 적어 효율이 좋다. 전압 레귤레이터까지 거쳤을 때 전파정류회로가 반파정류회로에 비해 2배의 직류전압을 가지게 된다.
그리고 정류회로를 설계할 때, 역 바이어스에서 걸리는 전압으로 다이오드는 항복되지 않아야 한다.
역바이어스 항복이 되면 의도치 않은 전류가 흐르기 때문이다. 따라서 역바이어스에서 다이오드에 걸리는 최대 역전압(PIV)이 입력신호보다 큰 것으로 선택해야함에 주의해야 한다.
실험에서 이상했던 점은 함수발생기의 입력신호를 오실로스코프로 직접 측정할 때는 입력한 값과 출력되는 값이 같았는데 회로를 구성하고나서 입력신호를 측정할 때는 전압 강하가 되는 것을 발견했다.
입력이 작거나 또는 측정장비를 통한 loss가 있어서 입력전압이 그대로 출력되지 않은 듯했다. 별거 아닌듯했지만 중요한 실험이었다면 측정장비의 내부저항이나 도선, 주변환경의 작은 요소가 큰 변화를 만들 것이다. 이번 실험에선 하지 않았지만 기본적인 정류회로에 캐패시터를 달아 평활회로를 만들었을땐 어떤 결과를 나타낼지 생각해보면 많이 도움될 것 같다.
  • 가격2,300
  • 페이지수4페이지
  • 등록일2014.03.16
  • 저작시기2014.1
  • 파일형식한글(hwp)
  • 자료번호#908234
본 자료는 최근 2주간 다운받은 회원이 없습니다.
청소해
다운로드 장바구니