|
32-bit 2's Complement Unit의 시뮬레이션 결과
② 32-bit Subtracter의 시뮬레이션 결과
③ 32-bit Adder-Subtracter의 시뮬레이션 결과
④ 32-bit Carry Select Adder의 시뮬레이션 결과
① 32-bit 2's Complement Unit의 설계
② 32-bit Subtracter의 설계
③ 32-bit Adder-Subtracter
|
- 페이지 3페이지
- 가격 2,000원
- 등록일 2011.10.02
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
32-bit ALU
32-bit ALU는 1-bit ALU 31개와 MSB ALU 한 개의 연결로 구성이 된다. 32-bit ALU 는 32개의binary 값으로 1장 – Introduction
(1) 연구분야
1-1) CPU의 기본 구조
1-2) 논리회로 표기
1-3) 32-bit ALU
1-4) Booth’s Algorithm
(2) 동기
(3)
|
- 페이지 30페이지
- 가격 3,000원
- 등록일 2009.05.10
- 파일종류 압축파일
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
소스는 지면관계상 생략한다. ① 2′s complement unit의 원리
② 32-bit 2′s complement unit의 실제 코딩
③ subtracter의 원리
④ 32-bit subtracter의 실제 코딩
⑤ adder-subtracter의 원리
⑥ 32-bit adder-subtracter의 실제 코딩
⑦ carry select adder의 원리
|
- 페이지 2페이지
- 가격 1,200원
- 등록일 2011.10.02
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
10469이다. 두 번째 연산
은 캐리값이 1이므로, 734+9734+1=10469로 두 번째 연산 또한 정확함을 확인할 수 있다. 실험 ① 1-bit full adder 구현
◈방법 1. 직접 설계(게이트레벨 설계)
◈방법 2. half adder를 이용한 설계
실험 ② 32-bit full adder 구현
|
- 페이지 3페이지
- 가격 2,000원
- 등록일 2011.10.02
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
ne을 최적화한 Software를 새로운 Version을 구입하지 않고서도 Power Mac G5에서 실행할 수 있다.
G5는 최대 2.5GHz Clock 속도로 실행할 수 있도록 확장된 Design을 지원한다. G5는 이전의 Design과는 달리 두 개의 양방향 32Bit Data경로를 지원한다. 한 개는 Proc
|
- 페이지 6페이지
- 가격 1,000원
- 등록일 2007.04.10
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|