목차
제목
실험 목적
실험 장비
이론(PSpice 포함)
실험 목적
실험 장비
이론(PSpice 포함)
본문내용
‘이론개요’에 나와 있는 식을 이용해 다음 순서대로 진행하라.
4. 동적 저항 를 계산하라.
답 :
이론
5. 증폭기 전압 이득의 이론값을 계산하라.
답 :
6. 입력 임피던스의 이론값을 계산하라.
답 :
7. 출력 임피던스의 이론값을 계산하라.
답 :
입력과 출력 전압의 비교
다음 2ms 동안 시간 영역(과도상태) 해석을 수행하라. Vsignal은 주파수 1 kHz, 피크값 10mV를 갖는다.
출력과 입력 전압의 프로브 플롯(Probe plot)을 구하라. 두 전압의 크기에 차이가 있으므로 두 개의 전압에 대해 두 개의 다른 y-축을 사용하는 것이 좋다.
V signal
V out
2. 두 전압 사이의 위상각을 구하라.
답 : 전압의 차이가 크다 보니 Vsignal의 파형이 보이지 않아 위상각을
알아내기 어렵지만 위의 사진으로 보아 Vsignal의 경우 한 파형을
1ms이고 Vout의 경우는 한 파형이 0.91ms 정도 이기에 18˚ 정도 차이가 난다.
이론
3. 이번에는 시간 영역(과도상태) 해석을 20ms 동안 수행하라.
V signal
V out
4. RMS(V(Vout))/RMS(V(Vsignal:+))의 비를 구한다. 이 비는 증폭기의 교류 이득과 같다. 커서를 이용해 그 크기를 구하라.
답 : 교류 이득은 142.227 이다.
5. 이 값을 위에서 계산한 이론값과 비교하라.
답 : 이론값에서는 187.5이지만 측정값은
142.227로 45.273의 차이가 있다.
6. 이 값을 실험에서 얻은 측정값과 비교하라.
7. 모의실험을 통해 얻은 교류 이득이 이론값, 측정값과 차이가 날 경우, 그 이유에 대해 설명하라.
이론
PSpice 데이터로부터 입력과 출력 임피던스 계산
앞에서 20ms동안 시간 영역(과도상태) 해석을 수행한 결과로부터 RMS(V(Vsignal:+))/RMS(I(CI))의 비를 구하라. 이 비는 입력 임피던스와 같다.
프로브 플롯(Probe plot)에서 커서를 이용해 입력 임피던스의 크기를 구하라.
답 : 20.604
2. 이 값을 이론값과 비교하라.
답 : 이론값은 16Ω이고 측정결과는
20.60Ω 4.6Ω 정도 차이가 난다.
3. 이 값을 실험에서 얻은 측정갑과 비교하라.
4. 모의실험을 통해 얻은 입력 임피던스가 이론값, 측정값과 차이가 날 경우, 그 이유에 대해 설명하라.
출력 임피던스를 얻기 위해 증폭기를 다음과 같이 수정하라. Vsignal은 0V로 설정하라.
이론
1. 시간 영역(과도상태) 해석을 20ms동안 수행하고. RMS(V1(Vtest))/RMS(I(C2))의 비를 구하라. 이 비는 출력 임피던스와 같다.
.
답 : 2.8825
2. 이 값을 이론값과 비교하라.
답 : 0.1175차이가 난다.
3. 이 값을 실험에서 얻은 측정값과 비교하라.
4. 모의실험을 통해 얻은 출력 임피던스가 이론값, 측정값과 차이가 날 경우, 그 이유에 대해 설명하라.
PSpice 모의 실험 18-2
주어진 이미터 폴로어 회로에 대해 바이어스 점 모의실험을 수행하고 다음 순서대로 진행한다.
1. 증폭기의 직류 전압을 구하라.
답 :
2. 베이스와 컬렉터의 전류를 구하라.
답 :
3. PSpice 데이터를 실험에서 얻은 직류 전압, 전류값과 비교하라.
답 : =10.21㎂ =1.562㎃
의 차는 0.38㎂이고 는 0.058㎃이며 의 차이는 0.048V이다.
실험18의 ‘이론 개요’에 나와 있는 식을 이용해 다음 순서대로 진행하라.
이론
4. 동적 저항 를 계산하라.
답 : 16.54
5. 증폭기 전압 이득의 이론값을 계산하라.
답 : 0.984
6. 입력 임피던스의 이론값을 계산하라.
답 : 7.48
7. 출력 임피던스의 이론값을 계산하라.
답 : 16.54
입력과 출력 전압의 비교
다음 2ms동안 시간 영역(과도상태) 해석을 수행하라. Vsignald은 주파수, 피크값 1V를 갖는다.
1.출력과 입력 전압의 프로브 플롯(Probe plot)을 구하라. 두 개의 다른 y-축을 사용할 필요는 없다. 그이유는 무엇인가?
2. 두 전압 사이의 위상각을 구하라.
답 : 입력신호와 출력신호가 거의 1에
가깝기에 파형 간의 위상각은 0˚에 가깝다.
3. 이번에는 시간 영역(과도상태) 해석을 20ms동안 수행하라.
V signal
V out
이론
4. RMS(V(Vout))/RMS(V(Vsignal:+))의 비를 구하라. 이 비는 증폭기의 교류 이득과 같다. 커서를 이용해 그 크기를 구하라.
답 : 교류 이득은 1에 근사 하다
5. 이 값을 위에서 계산한 이론값과 비교하라.
답 : 교류 이득이 이론적으로는 0.98로 측정결과
981.18으로 둘 다 1에 가깝다고 볼 수 있다.
6. 이 값을 실험에서 얻은 측정값과 비교하라.
7. 모의실험을 통해 얻은 교류 이득이 이론값, 측정값과 차이가 날 경우, 그이유에 대해 설명하라.
PSpice 데이터로부터 입력과 출력 임피던스 계산
앞에서 20ms 동안 시간 영역(과도상태) 해석을 수행한 결과로부터 RMS(V(Vsignal:+))/RMS(I(CI))의 비를 구하라. 이 비는 입력 임피던스와 같다.
1. 프로브 플롯(Probe plot)에서 커서를 이용해 입력 임피던스의 크기를 구하라.
답 : 7.35
2. 이 값을 이론값과 비교하라.
답 : 이론값으로는 7.48이고 측정결과는
7.35㏀으로 0.13㏀의 차이가 난다.
이론
3. 이 값을 실험에서 얻은 측정값과 비교하라.
4. 모의실험을 통해 얻은 입력 임피던스가 이론값, 측정값과 차이가 날 경우, 그 이유에 대해 설명하라.
출력 임피던스를 얻기 위해 증폭기를 다음과 같이 수정하라. Vsignal은 0V로 설정하라.
시간 영역(과도상태) 해석을 20ms 동안 수행하고. RMS(VI(Vtest))/RMS(I(C2))의 비를 구하라. 이 비는 출력 임피던스와 같다.
답 : 16.541
2. 이 값을 이론값과 비교하라.
답 : 이론값은 16.54Ω이고 측정값은
16.541Ω으로 0.001Ω의 차이가 난다.
3. 이 값을 실험에서 얻은 측정값과 비교하라.
4. 모의실험을 통해 얻은 출력 임피던스가 이론값, 측정값과 차이가 날 경우, 그 이유에 대해 설명하라.
4. 동적 저항 를 계산하라.
답 :
이론
5. 증폭기 전압 이득의 이론값을 계산하라.
답 :
6. 입력 임피던스의 이론값을 계산하라.
답 :
7. 출력 임피던스의 이론값을 계산하라.
답 :
입력과 출력 전압의 비교
다음 2ms 동안 시간 영역(과도상태) 해석을 수행하라. Vsignal은 주파수 1 kHz, 피크값 10mV를 갖는다.
출력과 입력 전압의 프로브 플롯(Probe plot)을 구하라. 두 전압의 크기에 차이가 있으므로 두 개의 전압에 대해 두 개의 다른 y-축을 사용하는 것이 좋다.
V signal
V out
2. 두 전압 사이의 위상각을 구하라.
답 : 전압의 차이가 크다 보니 Vsignal의 파형이 보이지 않아 위상각을
알아내기 어렵지만 위의 사진으로 보아 Vsignal의 경우 한 파형을
1ms이고 Vout의 경우는 한 파형이 0.91ms 정도 이기에 18˚ 정도 차이가 난다.
이론
3. 이번에는 시간 영역(과도상태) 해석을 20ms 동안 수행하라.
V signal
V out
4. RMS(V(Vout))/RMS(V(Vsignal:+))의 비를 구한다. 이 비는 증폭기의 교류 이득과 같다. 커서를 이용해 그 크기를 구하라.
답 : 교류 이득은 142.227 이다.
5. 이 값을 위에서 계산한 이론값과 비교하라.
답 : 이론값에서는 187.5이지만 측정값은
142.227로 45.273의 차이가 있다.
6. 이 값을 실험에서 얻은 측정값과 비교하라.
7. 모의실험을 통해 얻은 교류 이득이 이론값, 측정값과 차이가 날 경우, 그 이유에 대해 설명하라.
이론
PSpice 데이터로부터 입력과 출력 임피던스 계산
앞에서 20ms동안 시간 영역(과도상태) 해석을 수행한 결과로부터 RMS(V(Vsignal:+))/RMS(I(CI))의 비를 구하라. 이 비는 입력 임피던스와 같다.
프로브 플롯(Probe plot)에서 커서를 이용해 입력 임피던스의 크기를 구하라.
답 : 20.604
2. 이 값을 이론값과 비교하라.
답 : 이론값은 16Ω이고 측정결과는
20.60Ω 4.6Ω 정도 차이가 난다.
3. 이 값을 실험에서 얻은 측정갑과 비교하라.
4. 모의실험을 통해 얻은 입력 임피던스가 이론값, 측정값과 차이가 날 경우, 그 이유에 대해 설명하라.
출력 임피던스를 얻기 위해 증폭기를 다음과 같이 수정하라. Vsignal은 0V로 설정하라.
이론
1. 시간 영역(과도상태) 해석을 20ms동안 수행하고. RMS(V1(Vtest))/RMS(I(C2))의 비를 구하라. 이 비는 출력 임피던스와 같다.
.
답 : 2.8825
2. 이 값을 이론값과 비교하라.
답 : 0.1175차이가 난다.
3. 이 값을 실험에서 얻은 측정값과 비교하라.
4. 모의실험을 통해 얻은 출력 임피던스가 이론값, 측정값과 차이가 날 경우, 그 이유에 대해 설명하라.
PSpice 모의 실험 18-2
주어진 이미터 폴로어 회로에 대해 바이어스 점 모의실험을 수행하고 다음 순서대로 진행한다.
1. 증폭기의 직류 전압을 구하라.
답 :
2. 베이스와 컬렉터의 전류를 구하라.
답 :
3. PSpice 데이터를 실험에서 얻은 직류 전압, 전류값과 비교하라.
답 : =10.21㎂ =1.562㎃
의 차는 0.38㎂이고 는 0.058㎃이며 의 차이는 0.048V이다.
실험18의 ‘이론 개요’에 나와 있는 식을 이용해 다음 순서대로 진행하라.
이론
4. 동적 저항 를 계산하라.
답 : 16.54
5. 증폭기 전압 이득의 이론값을 계산하라.
답 : 0.984
6. 입력 임피던스의 이론값을 계산하라.
답 : 7.48
7. 출력 임피던스의 이론값을 계산하라.
답 : 16.54
입력과 출력 전압의 비교
다음 2ms동안 시간 영역(과도상태) 해석을 수행하라. Vsignald은 주파수, 피크값 1V를 갖는다.
1.출력과 입력 전압의 프로브 플롯(Probe plot)을 구하라. 두 개의 다른 y-축을 사용할 필요는 없다. 그이유는 무엇인가?
2. 두 전압 사이의 위상각을 구하라.
답 : 입력신호와 출력신호가 거의 1에
가깝기에 파형 간의 위상각은 0˚에 가깝다.
3. 이번에는 시간 영역(과도상태) 해석을 20ms동안 수행하라.
V signal
V out
이론
4. RMS(V(Vout))/RMS(V(Vsignal:+))의 비를 구하라. 이 비는 증폭기의 교류 이득과 같다. 커서를 이용해 그 크기를 구하라.
답 : 교류 이득은 1에 근사 하다
5. 이 값을 위에서 계산한 이론값과 비교하라.
답 : 교류 이득이 이론적으로는 0.98로 측정결과
981.18으로 둘 다 1에 가깝다고 볼 수 있다.
6. 이 값을 실험에서 얻은 측정값과 비교하라.
7. 모의실험을 통해 얻은 교류 이득이 이론값, 측정값과 차이가 날 경우, 그이유에 대해 설명하라.
PSpice 데이터로부터 입력과 출력 임피던스 계산
앞에서 20ms 동안 시간 영역(과도상태) 해석을 수행한 결과로부터 RMS(V(Vsignal:+))/RMS(I(CI))의 비를 구하라. 이 비는 입력 임피던스와 같다.
1. 프로브 플롯(Probe plot)에서 커서를 이용해 입력 임피던스의 크기를 구하라.
답 : 7.35
2. 이 값을 이론값과 비교하라.
답 : 이론값으로는 7.48이고 측정결과는
7.35㏀으로 0.13㏀의 차이가 난다.
이론
3. 이 값을 실험에서 얻은 측정값과 비교하라.
4. 모의실험을 통해 얻은 입력 임피던스가 이론값, 측정값과 차이가 날 경우, 그 이유에 대해 설명하라.
출력 임피던스를 얻기 위해 증폭기를 다음과 같이 수정하라. Vsignal은 0V로 설정하라.
시간 영역(과도상태) 해석을 20ms 동안 수행하고. RMS(VI(Vtest))/RMS(I(C2))의 비를 구하라. 이 비는 출력 임피던스와 같다.
답 : 16.541
2. 이 값을 이론값과 비교하라.
답 : 이론값은 16.54Ω이고 측정값은
16.541Ω으로 0.001Ω의 차이가 난다.
3. 이 값을 실험에서 얻은 측정값과 비교하라.
4. 모의실험을 통해 얻은 출력 임피던스가 이론값, 측정값과 차이가 날 경우, 그 이유에 대해 설명하라.
추천자료
[A+ 4.5 예비레포트] 기초전자공학실험 - BJT의 이미터 및 컬렉터 귀환 바이어스(PSpice 포함)
[A+ 45 예비레포트,PSpice포함] 기초전자공학실험 - 공통 이미터 트랜지스터 증폭기
[A+ 45 예비레포트,PSpice포함] 기초전자공학실험 - 달링턴 및 캐스코드 증폭기 회로
[A+ 4.5 결과레포트,PSpice포함] 기초전자공학실험 - 공통 이미터 증폭기의 주파수 응답
[A+ 45 예비레포트,PSpice포함] 기초전자공학실험 - 공통 소스 트랜지스터 증폭기
[A+ 4.5 예비레포트,PSpice포함] 기초전자공학실험 - 공통 이미터 증폭기의 주파수 응답
[A+ 4.5 예비레포트,PSpice포함] 기초전자공학실험 - 공통 이미터 증폭기 설계
[A+ 4.5 예비레포트,PSpice포함] 기초전자공학실험 - 차동 증폭기 회로
[A+ 45 예비레포트,PSpice포함] 기초전자공학실험 - 선형 연산 증폭기 회로, 능동 필터 회로
소개글