목차
1.각 입력 조건에 따른 진리표.
2.7-세그먼트의 부울식.
3.세븐 세그먼트 게이트로 회로도.
2.7-세그먼트의 부울식.
3.세븐 세그먼트 게이트로 회로도.
본문내용
0
1
0
1
1
0
1
1
0
1
1
0
1
1
0
1
0
1
1
1
1
1
0
1
1
1
1
1
1
0
0
0
0
1
0
0
0
1
1
1
1
1
1
1
1
0
0
1
1
1
1
0
0
1
1
1
0
1
0
x
x
x
x
x
x
x
1
0
1
1
x
x
x
x
x
x
x
1
1
0
0
x
x
x
x
x
x
x
1
1
0
1
x
x
x
x
x
x
x
1
1
1
0
x
x
x
x
x
x
x
1
1
1
1
x
x
x
x
x
x
x
2 . 7-세그먼트의 부울식.
/a=(B+D)*(/B+/D)*(/C+/D)*/A
/b=(C+D)*(/C+/D)*B
/c=C*/D*/B
/d=(/B+C+/D)*(B+D)*(B+/C)*(/C+D)
/e=(B+D)*(/C+D)
/f=(C+D)*(/B+C)*(/B+D)*/A
/g=(B+/C)*(/B+C)*(/B+D)*/A
3.세븐 세그먼트 게이트로 회로도.
총 결과 회로도
74ls90 (10진 bcd 카운터)
74ls47 (7세그먼트 디코더)
17555 (VCO : 클럭 발생회로칩)
참고 : 디지털회로설계
http://www.postech.ac.kr/class/chem241/20020419/pH%20meter.htm
컴퓨터시스템구조
1
0
1
1
0
1
1
0
1
1
0
1
1
0
1
0
1
1
1
1
1
0
1
1
1
1
1
1
0
0
0
0
1
0
0
0
1
1
1
1
1
1
1
1
0
0
1
1
1
1
0
0
1
1
1
0
1
0
x
x
x
x
x
x
x
1
0
1
1
x
x
x
x
x
x
x
1
1
0
0
x
x
x
x
x
x
x
1
1
0
1
x
x
x
x
x
x
x
1
1
1
0
x
x
x
x
x
x
x
1
1
1
1
x
x
x
x
x
x
x
2 . 7-세그먼트의 부울식.
/a=(B+D)*(/B+/D)*(/C+/D)*/A
/b=(C+D)*(/C+/D)*B
/c=C*/D*/B
/d=(/B+C+/D)*(B+D)*(B+/C)*(/C+D)
/e=(B+D)*(/C+D)
/f=(C+D)*(/B+C)*(/B+D)*/A
/g=(B+/C)*(/B+C)*(/B+D)*/A
3.세븐 세그먼트 게이트로 회로도.
총 결과 회로도
74ls90 (10진 bcd 카운터)
74ls47 (7세그먼트 디코더)
17555 (VCO : 클럭 발생회로칩)
참고 : 디지털회로설계
http://www.postech.ac.kr/class/chem241/20020419/pH%20meter.htm
컴퓨터시스템구조
소개글