목차
1.목적
2.원리
3.실험방법
4.문제풀이
5.실험결과
6.고찰
2.원리
3.실험방법
4.문제풀이
5.실험결과
6.고찰
본문내용
1
1
1
0
1
1
1
1
* NAND
A
B
C
0
0
1
0
1
1
1
0
1
1
1
0
* NOR
A
B
C
0
0
1
0
1
0
1
0
0
1
1
0
* XOR
A
B
C
0
0
0
0
1
1
1
0
1
1
1
0
② 부록에서 74LS04, 74LS08, 74LS32, 74LS00, 74LS02 및 74LS86의 내부기능을 확인하여라.
74LS08 (AND)
Function Table
Y=AB
Input
Output
A
B
Y
L
L
H
H
L
H
L
H
L
L
L
H
74LS32 (OR)
Function Table
Y=A+B
Input
Output
A
B
Y
L
L
H
H
L
H
L
H
L
H
H
H
74LS04 (NOT)
Function Table
Y = A'
Input
Output
A
Y
L
H
H
L
74LS00 (NAND)
Function Table
Y=(AB)'
Input
Output
A
B
Y
L
L
H
H
L
H
L
H
H
H
H
L
74LS02 (NOR)
Function Table
Y=AB
Input
Output
A
B
Y
L
L
H
H
L
H
L
H
H
L
L
L
74LS86 (XOR)
Function Table
Y=AB
Input
Output
A
B
Y
L
L
H
H
L
H
L
H
L
H
H
L
③ 사용할 논리장치의 구조에 대해 요약 기술하여라.
74LS04 : 입력과 출력이 반대가 되는 (F = A') 6개의 NOT 게이트로 이루어져 있다.
CMOS IC로는 4009형이 있다.
74LS08 : 모든 입력이 HIGH일 경우 출력도 HIGH가 되는 (F = A·B) 4개의 AND 게이트로 이루어져 있다. CMOS IC로는 4081등이 있다.
74LS32 : 입력중 하나라도 HIGH일 경우 출력이 HIGH가 되는 (F = A + B) 4개의 OR 게이트로 이루어져 있다. CMOS IC로는 4071등이 있다.
74LS00 : AND 게이트에 Inverter를 접속시킨 것과 같은 것으로 모든 입력이 HIGH일 경우 출력이 LOW가 되는 4개의 AND 게이트로 이루어져 있다. CMOS IC로는 4011등이 있다.
74LS02 : OR 게이트에 Inverter를 접속시킨 것과 같은 것으로 입력 중 하나라도 HIGH일 경우 출력이 LOW가 되는 4개의 NOR 게이트로 이루어져 있다. CMOS IC로 4001 등이 있다.
74LS68 : 입력 중 HIGH가 짝수일 경우에만 출력이 LOW가 되는 4개의 Exclusive-OR 게이트로 이루어져 있다. CMOS IC로는 4030 등이 있다.
5. 결과 보고서
① 실험 1의 결과를 기입하라.
A
B
Y
0
0
0
0
1
0
1
0
0
1
1
1
② 실험 2의 결과를 기입하라.
A
B
C
D
Y
0
0
0
0
0
0
0
0
1
0
0
0
1
0
0
0
0
1
1
0
0
1
0
0
0
0
1
0
1
0
0
1
1
0
0
0
1
1
1
0
1
0
0
0
0
1
0
0
1
0
1
0
1
0
0
1
0
1
1
0
1
1
0
0
0
1
1
0
1
0
1
1
1
0
0
1
1
1
1
1
③ 실험 3의 결과를 기입하라.
A
B
Y
0
0
0
0
1
1
1
0
1
1
1
1
④ 실험 4의 결과를 기입하라.
A
W
X
Y
0
1
0
1
1
0
1
0
⑤ 실험 5의 결과를 기입하라.
A
Y
0
1
1
0
A
B
Y
0
0
1
0
1
0
1
0
0
1
1
0
⑥ 실험 6의 결과를 기입하라.
A
B
C
D
Y
0
0
0
0
1
0
0
0
1
1
0
0
1
0
1
0
0
1
1
0
0
1
0
0
1
0
1
0
1
1
0
1
1
0
1
0
1
1
1
0
1
0
0
0
1
1
0
0
1
1
1
0
1
0
1
1
0
1
1
0
1
1
0
0
0
1
1
0
1
0
1
1
1
0
0
1
1
1
1
0
⑦ 실험 7의 결과를 기입하라.
A
B
Y
0
0
0
0
1
1
1
0
1
1
1
0
A
B
Y
0
0
1
0
1
0
1
0
0
1
1
1
6. 비고 및 고찰
1 실험 1에서 B=open 상태는 어떤 입력을 가한 것과 동일한가?
- `0'
2 실험 4에서 inverter의 지연시간이 2ns 라면 A에서 Y까지의 지연시간은 얼마인가?
- 2ns + 2ns + 2ns = 6ns
3 실험 7의 (a)회로를 AND, NOT로 구성하라.
4 AND, NOT로 모든 논리회로를 구성할 수 있는가 답하고 그 이유를 논하라.
- 구성할 수 있다. AND 와 NOT은 functionally complete 이기 때문.(드모르간의 정리를 활용하면 가능하다.)
1
1
0
1
1
1
1
* NAND
A
B
C
0
0
1
0
1
1
1
0
1
1
1
0
* NOR
A
B
C
0
0
1
0
1
0
1
0
0
1
1
0
* XOR
A
B
C
0
0
0
0
1
1
1
0
1
1
1
0
② 부록에서 74LS04, 74LS08, 74LS32, 74LS00, 74LS02 및 74LS86의 내부기능을 확인하여라.
74LS08 (AND)
Function Table
Y=AB
Input
Output
A
B
Y
L
L
H
H
L
H
L
H
L
L
L
H
74LS32 (OR)
Function Table
Y=A+B
Input
Output
A
B
Y
L
L
H
H
L
H
L
H
L
H
H
H
74LS04 (NOT)
Function Table
Y = A'
Input
Output
A
Y
L
H
H
L
74LS00 (NAND)
Function Table
Y=(AB)'
Input
Output
A
B
Y
L
L
H
H
L
H
L
H
H
H
H
L
74LS02 (NOR)
Function Table
Y=AB
Input
Output
A
B
Y
L
L
H
H
L
H
L
H
H
L
L
L
74LS86 (XOR)
Function Table
Y=AB
Input
Output
A
B
Y
L
L
H
H
L
H
L
H
L
H
H
L
③ 사용할 논리장치의 구조에 대해 요약 기술하여라.
74LS04 : 입력과 출력이 반대가 되는 (F = A') 6개의 NOT 게이트로 이루어져 있다.
CMOS IC로는 4009형이 있다.
74LS08 : 모든 입력이 HIGH일 경우 출력도 HIGH가 되는 (F = A·B) 4개의 AND 게이트로 이루어져 있다. CMOS IC로는 4081등이 있다.
74LS32 : 입력중 하나라도 HIGH일 경우 출력이 HIGH가 되는 (F = A + B) 4개의 OR 게이트로 이루어져 있다. CMOS IC로는 4071등이 있다.
74LS00 : AND 게이트에 Inverter를 접속시킨 것과 같은 것으로 모든 입력이 HIGH일 경우 출력이 LOW가 되는 4개의 AND 게이트로 이루어져 있다. CMOS IC로는 4011등이 있다.
74LS02 : OR 게이트에 Inverter를 접속시킨 것과 같은 것으로 입력 중 하나라도 HIGH일 경우 출력이 LOW가 되는 4개의 NOR 게이트로 이루어져 있다. CMOS IC로 4001 등이 있다.
74LS68 : 입력 중 HIGH가 짝수일 경우에만 출력이 LOW가 되는 4개의 Exclusive-OR 게이트로 이루어져 있다. CMOS IC로는 4030 등이 있다.
5. 결과 보고서
① 실험 1의 결과를 기입하라.
A
B
Y
0
0
0
0
1
0
1
0
0
1
1
1
② 실험 2의 결과를 기입하라.
A
B
C
D
Y
0
0
0
0
0
0
0
0
1
0
0
0
1
0
0
0
0
1
1
0
0
1
0
0
0
0
1
0
1
0
0
1
1
0
0
0
1
1
1
0
1
0
0
0
0
1
0
0
1
0
1
0
1
0
0
1
0
1
1
0
1
1
0
0
0
1
1
0
1
0
1
1
1
0
0
1
1
1
1
1
③ 실험 3의 결과를 기입하라.
A
B
Y
0
0
0
0
1
1
1
0
1
1
1
1
④ 실험 4의 결과를 기입하라.
A
W
X
Y
0
1
0
1
1
0
1
0
⑤ 실험 5의 결과를 기입하라.
A
Y
0
1
1
0
A
B
Y
0
0
1
0
1
0
1
0
0
1
1
0
⑥ 실험 6의 결과를 기입하라.
A
B
C
D
Y
0
0
0
0
1
0
0
0
1
1
0
0
1
0
1
0
0
1
1
0
0
1
0
0
1
0
1
0
1
1
0
1
1
0
1
0
1
1
1
0
1
0
0
0
1
1
0
0
1
1
1
0
1
0
1
1
0
1
1
0
1
1
0
0
0
1
1
0
1
0
1
1
1
0
0
1
1
1
1
0
⑦ 실험 7의 결과를 기입하라.
A
B
Y
0
0
0
0
1
1
1
0
1
1
1
0
A
B
Y
0
0
1
0
1
0
1
0
0
1
1
1
6. 비고 및 고찰
1 실험 1에서 B=open 상태는 어떤 입력을 가한 것과 동일한가?
- `0'
2 실험 4에서 inverter의 지연시간이 2ns 라면 A에서 Y까지의 지연시간은 얼마인가?
- 2ns + 2ns + 2ns = 6ns
3 실험 7의 (a)회로를 AND, NOT로 구성하라.
4 AND, NOT로 모든 논리회로를 구성할 수 있는가 답하고 그 이유를 논하라.
- 구성할 수 있다. AND 와 NOT은 functionally complete 이기 때문.(드모르간의 정리를 활용하면 가능하다.)