목차
1. 실험목표
2. 사용 기자재
3. 기본이론
4. Pspice 시뮬레이션 결과
5. 실험 방법 및 결과
2. 사용 기자재
3. 기본이론
4. Pspice 시뮬레이션 결과
5. 실험 방법 및 결과
본문내용
반전 단자와 출력 단자에서 Kirchhoff의 전류, 전압 법칙을 이용하여 전압 이득 를 구하면 다음과 같이 된다.
여기에서 open-loop gain A가 매우 크다는 점을 이용하면 비반전 증폭기의 이득은 로 간단히 주어진다. 비반전 증폭기에서도 전압의 이득은 저항의 비로 주어지며, 이 때에는 이득이 양수가 되어 출력 신호의 위상 반전은 일어나지 않는다.
4. Pspice 시뮬레이션 결과
● Time Domein(Transient)해석
비반전 증폭회로(전압이득=1+R2/R1=10)
시뮬레이션 결과 -상 -하
&
● AC Sweep/Noise 해석
비반전 증폭 회로
Frequency
5. 실험 방법 및 결과
① R1=1㏀, R2=9㏀으로 다음 회로의 비반전 증폭기를 구성한다.
② 파형발생기의 입력전압을 1V로 맞추고 주파수응답 측정
㎑
1
30
35
40
45
50
55
60
65
70
80
90
100
200
300
400
출력
10
10
9.9
9
8.8
8.4
7.9
7.4
6.8
6
5.5
5
4.8
2.2
0.8
0.5
10
10
9.9
9
8.8
8.4
7.9
7.4
6.8
6
5.5
5
4.8
2.2
0.8
0.5
log
1
1
0.996
0.954
0.944
0.924
0.897
0.869
0.833
0.778
0.740
0.698
0.681
0.342
-0.097
-0.301
③ 표의 내용을 log-log 그래프에 그리고, 이론적인 결과와 비교해 보시오.
log-log 그래프
전력이 50%가되는 지점(-3dB)=0.707되는 부분=88kHz
※ 별첨 : HA17741 data sheet
여기에서 open-loop gain A가 매우 크다는 점을 이용하면 비반전 증폭기의 이득은 로 간단히 주어진다. 비반전 증폭기에서도 전압의 이득은 저항의 비로 주어지며, 이 때에는 이득이 양수가 되어 출력 신호의 위상 반전은 일어나지 않는다.
4. Pspice 시뮬레이션 결과
● Time Domein(Transient)해석
비반전 증폭회로(전압이득=1+R2/R1=10)
시뮬레이션 결과 -상 -하
&
● AC Sweep/Noise 해석
비반전 증폭 회로
Frequency
5. 실험 방법 및 결과
① R1=1㏀, R2=9㏀으로 다음 회로의 비반전 증폭기를 구성한다.
② 파형발생기의 입력전압을 1V로 맞추고 주파수응답 측정
㎑
1
30
35
40
45
50
55
60
65
70
80
90
100
200
300
400
출력
10
10
9.9
9
8.8
8.4
7.9
7.4
6.8
6
5.5
5
4.8
2.2
0.8
0.5
10
10
9.9
9
8.8
8.4
7.9
7.4
6.8
6
5.5
5
4.8
2.2
0.8
0.5
log
1
1
0.996
0.954
0.944
0.924
0.897
0.869
0.833
0.778
0.740
0.698
0.681
0.342
-0.097
-0.301
③ 표의 내용을 log-log 그래프에 그리고, 이론적인 결과와 비교해 보시오.
log-log 그래프
전력이 50%가되는 지점(-3dB)=0.707되는 부분=88kHz
※ 별첨 : HA17741 data sheet
소개글