반전 증폭기
본 자료는 1페이지 의 미리보기를 제공합니다. 이미지를 클릭하여 주세요.
닫기
  • 1
  • 2
  • 3
  • 4
해당 자료는 1페이지 까지만 미리보기를 제공합니다.
1페이지 이후부터 다운로드 후 확인할 수 있습니다.

목차

1. 목적

2. 이론

3. 실험 기계 및 부품

4. 시뮬레이션

본문내용

열잡음이라고 하며 저항의 제곱에 비례하며 자연현상이므로 제거할 수 없다. 실제의 설계에서는 노이즈를 수μV이하로 억제해야 하기 때문에 회로에 사용할 수 있는 최대 저항 값에는 한계가 있는 것이다.
열잡음 문제뿐만이 아니고 너무 높은 저항을 사용하면 회로에 흐르는 전류가 적게 되므로 외부 노이즈의 영향을 받기 쉬워지거나 연산증폭기 자체의 바이어스 전류를 무시할 수 없게 된다. 그 때문에 연산증폭기 회로에서는 높아도 수100kΩ 이내의 저항을 사용하며 일반적으로는 수10kΩ의 저항이 많이 사용되며. 특히 10kΩ의 저항은 매우 잘 사용된다.
또한 연산증폭기는 내부에 몇 개에서 수10개의 트랜지스터가 사용되고 있는 복잡한 회로이다. 부품이 많으면 주파수대역이 낮아지므로 그다지 고속 동작은 할 수 없으며 주파수 특성이 그다지 좋지 않는 것이 일반적이어서 오디오 대역정도에서 사용한다.
3. 실험 기계 및 부품
1) DC power supply
2) Oscilloscope
3) AF Generator
4) IC : μA 741 - 1
5) 저항 : 20 kΩ - 2
10 kΩ - 2
6) 가변저항 : 10 kΩ - 2
4. 시뮬레이션
반전 시뮬레이션 회로도

키워드

  • 가격1,000
  • 페이지수4페이지
  • 등록일2005.09.21
  • 저작시기2005.09
  • 파일형식한글(hwp)
  • 자료번호#313076
본 자료는 최근 2주간 다운받은 회원이 없습니다.
청소해
다운로드 장바구니