목차
가. 실험목적
나. 실험장비
다. 기본이론
라. 실험과정
마. 고찰
나. 실험장비
다. 기본이론
라. 실험과정
마. 고찰
본문내용
였다. 먼저 불함수식을 가지고 표현 해보자면
X=AB=A'B+AB'=0+A'B+AB'+0=AA'+A'B+AB'+BB'=A(A'+B')+B(A'+B')=A(AB)'+B(AB)'={[A(AB)']'[B(AB)']'}' 이라는 식이 나온다. X = (AB)' 꼴의 NAND 게이트 출력과 같은 형식이 나온다. 식을 게이트로 구현하면 NAND 게이트 4개로 구성할 수 있다. 이렇게 NAND 게이트로 모두 변환시켜 회로를 다시 재구성 할 수가 있었다. NAND 게이트는 입력이 모두 1일 때만 동작하지 않는 특징을 가지고 있다. 이렇게 NAND 게이트로 모두 변환하면 총 20개의 NAND 게이트로 구성되며 IC 7400 소자가 5개로 회로를 만들 수 있다.
특히 만들면서 힘들었던 부분은 XOR 게이트를 NAND 게이트로 변환하였을 때 IC 소자로 이를 XOR 게이트로 표현하는 것이 힘들었던 거 같다. 작은 실수로 인하여 와이어가 꼬여버리면 다시 찾아내기가 무척 힘든 경우가 발생하기 때문이다. 그렇기 때문에 회로를 만들 때 먼저 세심한 준비가 우선 필요하겠다. 사전 준비가 되지 않은 상태에서 회로를 만들게 된다면 다시 처음부터 만들어야 되는 불상사가 발생할지도 모른다. 또한 와이어 연결 상태를 회로그림에다가 브레드 보드 번호를 표기하면 소자마다 어떤 와이어가 연결되어있는지를 쉽게 파악할 수가 있다. 그렇게 해놓으면 회로구성이 잘못되어 있더라도 금방 그 부분을 쉽게 찾아내서 회로 수정을 보다 빨리 할 수가 있을 것이다. 이번 실험처럼 이렇게 복잡한 회로설계에서는 무엇보다도 이런 부분에 대한 사전준비가 많이 필요했다.
X=AB=A'B+AB'=0+A'B+AB'+0=AA'+A'B+AB'+BB'=A(A'+B')+B(A'+B')=A(AB)'+B(AB)'={[A(AB)']'[B(AB)']'}' 이라는 식이 나온다. X = (AB)' 꼴의 NAND 게이트 출력과 같은 형식이 나온다. 식을 게이트로 구현하면 NAND 게이트 4개로 구성할 수 있다. 이렇게 NAND 게이트로 모두 변환시켜 회로를 다시 재구성 할 수가 있었다. NAND 게이트는 입력이 모두 1일 때만 동작하지 않는 특징을 가지고 있다. 이렇게 NAND 게이트로 모두 변환하면 총 20개의 NAND 게이트로 구성되며 IC 7400 소자가 5개로 회로를 만들 수 있다.
특히 만들면서 힘들었던 부분은 XOR 게이트를 NAND 게이트로 변환하였을 때 IC 소자로 이를 XOR 게이트로 표현하는 것이 힘들었던 거 같다. 작은 실수로 인하여 와이어가 꼬여버리면 다시 찾아내기가 무척 힘든 경우가 발생하기 때문이다. 그렇기 때문에 회로를 만들 때 먼저 세심한 준비가 우선 필요하겠다. 사전 준비가 되지 않은 상태에서 회로를 만들게 된다면 다시 처음부터 만들어야 되는 불상사가 발생할지도 모른다. 또한 와이어 연결 상태를 회로그림에다가 브레드 보드 번호를 표기하면 소자마다 어떤 와이어가 연결되어있는지를 쉽게 파악할 수가 있다. 그렇게 해놓으면 회로구성이 잘못되어 있더라도 금방 그 부분을 쉽게 찾아내서 회로 수정을 보다 빨리 할 수가 있을 것이다. 이번 실험처럼 이렇게 복잡한 회로설계에서는 무엇보다도 이런 부분에 대한 사전준비가 많이 필요했다.
소개글