목차
1. 상태 다이어그램
2. 상태표
3. 카노맵
4. 논리 회로 구성
5. 검토
2. 상태표
3. 카노맵
4. 논리 회로 구성
5. 검토
본문내용
11 이므로 D 와 B 의 값은 Reset , C 의 값은 그대로 , A 의 값은 반전이 된다. 따라서 출력은 D+C+B+A+ = 0000 이 된다.
이상 확인해본 결과, 이 회로는 0 부터 9 까지 순환식 카운트를 하고 있음을 알 수 있다. 즉, [그림1] 에서와 같이 0 에서 9 까지 증가했다가 9 에서 다시 0 으로 돌아가는 카운터인 것이다.
[그림4] 는 [그림3] 의 회로에 대한 타이밍도로서, 위에서 얻은 DCBA 값을 타이밍도에 적은 것이다. 클락 펄스가 하강할 때, 즉 1 에서 0 일 될 때 동작하는 NGT 이므로 그림과 같이 그릴 수 있다.
Clock
A
B
C
D
DCBA
0000
0001
0010
0011
0100
0101
0110
0111
1000
1001
0000
0001
0010
이상 확인해본 결과, 이 회로는 0 부터 9 까지 순환식 카운트를 하고 있음을 알 수 있다. 즉, [그림1] 에서와 같이 0 에서 9 까지 증가했다가 9 에서 다시 0 으로 돌아가는 카운터인 것이다.
[그림4] 는 [그림3] 의 회로에 대한 타이밍도로서, 위에서 얻은 DCBA 값을 타이밍도에 적은 것이다. 클락 펄스가 하강할 때, 즉 1 에서 0 일 될 때 동작하는 NGT 이므로 그림과 같이 그릴 수 있다.
Clock
A
B
C
D
DCBA
0000
0001
0010
0011
0100
0101
0110
0111
1000
1001
0000
0001
0010
소개글