목차
메모리 계층
주기억장치
RAM과 ROM칩
메모리 주소 맵
CPU로의 메모리 연결
주기억장치
RAM과 ROM칩
메모리 주소 맵
CPU로의 메모리 연결
본문내용
스의 하위 라인은 칩 내의 바이트를 지정하며, 나머지 다른 라인은 칩 선택 입력을 통하여 특정한 칩을 선택하기 위하여 쓰인다. 512바이트의 ROM을 쓰고 있으며 RAM끼리의 선택은 주소 버스의 8~9라인이 2*4디코더에 입력되어 각 RAM칩의 CS1입력으로 감으로써 이루어진다.
ROM과 RAM사이의 선택은 열 번째의 라인으로 이루어지며 값이 0이면 RAM, 1이면 ROM이 선택된다. ROM의 또 다른 칩 선택은 ROM칩이 read동작 동안 활성화되도록 하기 위하여 RD제어 라인이 입력된다. ROM의 데이터 버스는 출력의 기능만을 가지며, RAM의 데이터 버스는 양방향으로 정보를 전송할 수 있다. 만약 메모리의 용량을 더 늘리려면 적절한 칩을 더 연결하고 이들 칩의 선택을 위한 디코더를 선택하면 된다.
ROM과 RAM사이의 선택은 열 번째의 라인으로 이루어지며 값이 0이면 RAM, 1이면 ROM이 선택된다. ROM의 또 다른 칩 선택은 ROM칩이 read동작 동안 활성화되도록 하기 위하여 RD제어 라인이 입력된다. ROM의 데이터 버스는 출력의 기능만을 가지며, RAM의 데이터 버스는 양방향으로 정보를 전송할 수 있다. 만약 메모리의 용량을 더 늘리려면 적절한 칩을 더 연결하고 이들 칩의 선택을 위한 디코더를 선택하면 된다.