캐패시턴스 회로 결과
본 자료는 미만의 자료로 미리보기를 제공하지 않습니다.
닫기
  • 1
  • 2
  • 3
해당 자료는 1페이지 까지만 미리보기를 제공합니다.
1페이지 이후부터 다운로드 후 확인할 수 있습니다.

목차

1. 실험결과 (단위 : ㎌)

2. 오차

3. 토의

본문내용

저항은 연결해준 저항을 더해주면 되고, 병렬연결에서 합성저항의 역수는 각 저항의 역수를 더한 것과 같았지만, 캐패시턴스에서는 직렬연결을 한 합성 캐패시턴스의 역수 값이 각 캐패시턴스의 값의 역수를 더한 것과 같고, 반대로 병렬연결 한 합성 캐패시턴스는 연결해준 캐패시턴스를 그냥 더해주기만 하면 되었다. 이처럼 저항의 직렬, 병렬연결 때와는 반대로 계산을 해주면 되는것이었다.
우리는 실험의 정밀성을 높이기 위하여 각 실험을 3번씩 실시하였고, 3번씩 실시한 계산 결과의 값이 모두 같아 매우 정밀한 실험이 되었다. 하지만 오차를 계산해보니 6~7%가 넘는 오차도 있었다. 오차가 생긴 이유는 딱히 없어보였는데 굳이 오차를 분석해보자면 전선 내부의 저항, 디지털 LCR 미터 내부 저항 때문이지 않을까 싶다.
  • 가격2,000
  • 페이지수3페이지
  • 등록일2012.02.11
  • 저작시기2011.6
  • 파일형식한글(hwp)
  • 자료번호#727748
본 자료는 최근 2주간 다운받은 회원이 없습니다.
청소해
다운로드 장바구니