공통 소오스 증폭기 예비레포트
본 자료는 1페이지 의 미리보기를 제공합니다. 이미지를 클릭하여 주세요.
닫기
  • 1
  • 2
  • 3
  • 4
해당 자료는 1페이지 까지만 미리보기를 제공합니다.
1페이지 이후부터 다운로드 후 확인할 수 있습니다.

소개글

공통 소오스 증폭기 예비레포트에 대한 보고서 자료입니다.

목차

1. 제목
 2) 공통 소오스 증폭기

2. 예비보고사항

3. PSPICE Simulation
 1) 실험1
 2) 실험2
 3) 실험3

본문내용


드레인 전류가 각각 10mA가 되도록 Rgg1-4의 크기를 조절해 주었다. 그 결과 모두 드레인 전류가 10±1mA 이내로 들어오게 출력이 되었다.
실험 회로도
시뮬레이션 결과(15%증가)
분석 :
실험 회로도
시뮬레이션 결과(15%증가)
주어진 조건과 같이 Rgg2,4를 15%씩 증가를 시켜주었는데 이를 통하여 Rs의 유무에 따라서 드레인 전류의 변화를 알 수 있었다. Rs가 존재한다면 드레인 전류의 변화가 크지 않고 없다면 큰 폭으로 일어난다는 것을 확인하였다.
3) 실험3
실험 회로도
시뮬레이션 결과(cs=100uF)
분석 : 주어진 조건으로 시뮬레이션을 돌려보았는데 5개의 노드의 전압은 다음과 같이 측정이 되었고, 전압이득 가 되는 것을 알 수 있었다.
실험 회로도
시뮬레이션 결과(cs=1uF)
분석 : 주어진 조건으로 시뮬레이션을 돌려보았는데 5개의 노드의 전압은 다음과 같이 측정이 되었고, 전압이득 가 되는 것을 알 수 있었다.위상은 입력 전압에 비해서 출력전압이 180도 차이나고 전압이득은 Cs가 100uF일때보다 1uF일 때 더 줄어드는 것을 알 수 있었다. 그러므로 여기서의 캐퍼시터는 바이패서 캐퍼시터라는 것을 확인할 수 있었다.
  • 가격3,300
  • 페이지수4페이지
  • 등록일2013.07.01
  • 저작시기2010.3
  • 파일형식한글(hwp)
  • 자료번호#854993
본 자료는 최근 2주간 다운받은 회원이 없습니다.
청소해
다운로드 장바구니