|
설계와 다양한 기능을 구현해보며 Verilog의 깊이 있는 응용 역량을 키워나가는 데 집중할 예정이다. 1. 실험 결과
(1) 이진 AND 게이트 구현
1) Verilog HDL 및 시뮬레이션 개요
2) 시뮬레이션 결과 분석
3) 콤보 박스를 통한 실험 결과
(2) 4비트
|
- 페이지 6페이지
- 가격 3,200원
- 등록일 2025.04.12
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
서론: 신제품의 출시와 광고전략은 현대 기업에게 매우 중요한 전략적 도전입니다. 제품의 성공적인 출시는 그 자체로도 중요하지만, 이를 위한 광고전략은 더욱 큰 의미를 갖습니다. 소비자들에게 제품을 어떻게 소개하고 마케팅 하는 지에
|
- 페이지 5페이지
- 가격 2,000원
- 등록일 2024.03.29
- 파일종류 워드(doc)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
2개
저항
커패시터
오실로스코프 (Oscilloscope) : 1개
브레드보드 (Bread board) : 1개
파워 서플라이 (Power supply) : 1개
함수 발생기 (Fuction generator) : 1개
실험계획서 [PSpice를 이용한 사전 설계]
3dB BW Gain (V/V)
Common Source 10kHz ~ 20kHz 65dB
Cascode 10kHz ~ 2
|
- 페이지 7페이지
- 가격 1,000원
- 등록일 2010.03.30
- 파일종류 워드(doc)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
1. 목적 : 7-segment와 Decoder를 이해하고 관련 회로를 설계한다.
2. 실험 준비물
- 직류전원장치 1대
- 멀티미터 또는 오실로스코프 1대
- Bread Board 1대
- 저항(330Ω) 8개
- Decoder (74LS47) 1개
- Hex Inverter (74LS04) 8개
- 7-segment 1개
- Toggle Switch 4개
- 점
|
- 페이지 5페이지
- 가격 1,000원
- 등록일 2010.03.30
- 파일종류 워드(doc)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
3. 실험계획서
(1) 초전형 적외선 센서(P2288)와 증폭기 사이에 신호를 전달하는 High-Pass Filter(DC-block)를 R과 C를 이용하여 설계하시오.
- High-pass filter는 위 회로에서 R_4와 C_C 로 이루어져 있다. 고주파 신호는 C_C를 통과하고 저주파 신호는 C_C를
|
- 페이지 3페이지
- 가격 1,000원
- 등록일 2010.03.30
- 파일종류 워드(doc)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
1. 목적 : Wien bridge RC 발진기를 이용하여 신호 발생기를 설계, 제작, 측정하며 그 동작을 확인한다.
2. 실험 준비물
- OP Amp : LM741CN 1개
- 1N4001 다이오드 2개
- Oscilloscope 1개
- Potentiometer : 10 KΩ
- 커패시터 : 0.01 uF 2개
- 점퍼선 다수
3. 설계 실습
|
- 페이지 4페이지
- 가격 1,000원
- 등록일 2010.03.30
- 파일종류 워드(doc)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
1. 목적 : 전압제어 발진기 (VCO : Voltage Controlled Oscillator)를 설계하고 전압을 이용한 발진 주파수의 제어를 실험으로 확인한다.
2. 실험 준비물
- DMM
- Power Supply
- Oscilloscope
- Function generator
탄소저항 :
100Ω, 5%, 1/2 W 3개
5 kΩ, 5%, 1/2 W 1개
10 kΩ,
|
- 페이지 5페이지
- 가격 1,000원
- 등록일 2010.03.30
- 파일종류 워드(doc)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
2개
- Quad 2 Input AND Gate (74LS08) 2개
- Quad 2 Input OR Gate (74LS32) 1개
- Hex Inverter (74LS04) 2개
- Quad 2 Input NAND Gate (74LS00) 2개
- Quad 2 Input NOR Gate (74LS08) 2개
- Quad 2 Input XOR Gate (74LS86) 2개
- 점퍼선 다수
3. 설계 실습 계획서
(1) AND, OR, NOT 게이트를 사용하
|
- 페이지 4페이지
- 가격 1,000원
- 등록일 2010.03.30
- 파일종류 워드(doc)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
확인한다.
2. 실험 준비물
- 직류전원장치 1대
- 오실로스코프 1대
- Function Generator 1대
- Bread Board 1대
- Quad 2 Input NAND Gate (74LS00) 6개
- Hex Inverter (74LS04) 3개
3. 설계 실습 계획서
(1) JK Master/Slave 플립플롭의 1’s catching에 대해 조사하라.
|
- 페이지 6페이지
- 가격 1,000원
- 등록일 2010.03.30
- 파일종류 워드(doc)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
설계 및 구현 과정에서 얻은 경험과 교훈이 큰 자산이 될 것이다. 이러한 경험이 앞으로의 전자전기 분야의 학습과 연구에 도움이 되기를 기대한다. 1. 실험 결과
1) 실습 내용 요약
2) 응용 과제 분석
2. 논의
1) 실습 내용 검토
2) 응용 과
|
- 페이지 5페이지
- 가격 3,200원
- 등록일 2025.04.12
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|