|
전전설1 전자전기컴퓨터설계실험1 서울시립대 8주차 예비레포트 예레 노턴 태보닌 A+
목차
1. 서론
가. 실험의 목적
나. 실험 이론
2. 실험 장비 및 재료
가. 실험 장비
나. 실험 재료
3. 실험 방법 및 예상 실험 결과
가. 실험 방법
|
- 페이지 7페이지
- 가격 3,000원
- 등록일 2025.06.06
- 파일종류 워드(doc)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
[전자전기컴퓨터설계실험2] A+ 서울시립대학교 전전설2 7주차 예비+결과(코드포함) 자판기 Sequential_Logic_Design_II FSM and Clocked_Counter
목차
1. 08_post.docx
2. 08_pre.docx
1. 08_post.docx
08_post. docx는 전자전기컴퓨터설계실험2의 7주차 예비 및
|
- 페이지 3페이지
- 가격 3,000원
- 등록일 2025.06.05
- 파일종류 워드(doc)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
[전자전기컴퓨터설계실험2] A+ 서울시립대학교 전전설2 9주차 예비+결과(코드포함) Application_Design_II Text-LCD Control.
목차
1. 10_post.docx
2. 10_pre.docx
1. 10_post.docx
10_post. docx는 전자전기컴퓨터설계실험2의 아홉 번째 주차 실험 결과를 정
|
- 페이지 3페이지
- 가격 3,000원
- 등록일 2025.06.05
- 파일종류 워드(doc)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
[전자전기컴퓨터설계실험2] A+ 서울시립대학교 전전설2 2주차 예비+결과(코드포함) HBE-Combo2-SE board
목차
가. 실험목표
나. 이론적배경
다. Simulation
1)OR gate, XOR gate
2)Half Adder
3)1-bit Full Adder
4)4-bits Ripple Carry Full Adder
라. 결론
마.
|
- 페이지 7페이지
- 가격 3,000원
- 등록일 2025.06.05
- 파일종류 워드(doc)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
[전자전기컴퓨터설계실험2] A+ 서울시립대학교 전전설2 4주차 예비+결과(코드포함) Combinational_Logic_Design_1 Arithmetic_Logic and Comparator
목차
1. Lab04(post).docx
2. Lab04(pre).docx
1. Lab04(post).docx
4주차 실험인 Combinational Logic Design 1의 주제는 산
|
- 페이지 3페이지
- 가격 3,000원
- 등록일 2025.06.05
- 파일종류 워드(doc)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
[전자전기컴퓨터설계실험2] A+ 서울시립대학교 전전설2 1주차 예비+결과(코드포함) TTL_gates_Lab_on_Breadboard
목차
가. 실험목표
나. 이론적배경
다.Simulation
1.OR 게이트 논리 회로 실험
2.XOR 게이트 논리 회로 실험
3.반가산기 회로 실험
|
- 페이지 6페이지
- 가격 3,000원
- 등록일 2025.06.05
- 파일종류 워드(doc)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
[전자전기컴퓨터설계실험2] A+ 서울시립대학교 전전설2 3주차 예비+결과(코드포함) Verilog HDL
목차
가. 실험목표
나. 이론적배경
1.Verilog HDL 어휘 규칙
2.테스트벤치 모듈
다. Simulation
1. 1-bit Full Adder with primitive modeling method
2. 1-bit Full
|
- 페이지 9페이지
- 가격 3,000원
- 등록일 2025.06.05
- 파일종류 워드(doc)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
[전자전기컴퓨터설계실험2] A+ 서울시립대학교 전전설2 6주차 예비+결과(코드포함) Sequential_Logic_Design_I Flip-Flop, Register and SIPO
목차
1. 07_post.docx
2. 07_pre.docx
1. 07_post.docx
07_post. docx 파일은 Sequential Logic Design I의 Flip-Flop, Register, SIPO(Sin
|
- 페이지 3페이지
- 가격 3,000원
- 등록일 2025.06.05
- 파일종류 워드(doc)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
[전자전기컴퓨터설계실험2] A+ 서울시립대학교 전전설2 8주차 예비+결과(코드포함) Application_Design_I 7-segment and Piezo_Control
목차
1. 09_post.docx
2. 09_pre.docx
1. 09_post.docx
이번 주차 실험에서는 7-segment 디스플레이와 피에조 드라이버를 제
|
- 페이지 3페이지
- 가격 3,000원
- 등록일 2025.06.05
- 파일종류 워드(doc)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
5. 예상 결과
6. 시뮬레이션 결과
7. 실험결과
(1) And Gate Programing
(2) Single-bit half Adder design
(3) Single-bit Full Adder design
(4) Design 1-bit Full adder as Schematic
(5) 1-bit Full Adder를 symbol 로 이용하여 4-bit Ripple Carry Full Adder를 schematic 설계
8. 토의
|
- 페이지 15페이지
- 가격 3,000원
- 등록일 2025.06.08
- 파일종류 워드(doc)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|