|
진자의 운동
실험결과 및 결과분석
Experiment 1. 막대형 물리 진자의 주기 측정
실험 1에서는 회전 운동 센서에 막대형 물리 진자를 설치하여 진자를 이내의 각도로 진동시킨 뒤에 진동 주기를 측정하여 실제 이론값과 비교를 해보았다. 총 길이
|
- 페이지 8페이지
- 가격 1,000원
- 등록일 2016.10.02
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
실험을 반복한다.
3) 힘의 분해
실험기구 : 실험 판, 각도기, 포스 링, 도르래, 질량 걸이, 질량 추, 끈
실험원리 : 이번 실험은 실험 2와는 반대로 합했을 때 원래 힘과 동일한 효과를 갖는 두개의 힘을 찾아내는 실험이다. XY 평면의 모든 힘 벡터
|
- 페이지 6페이지
- 가격 13,860원
- 등록일 2012.11.16
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
프
직류 전압계 10V
▲ Procedure
a
5
10
b
▲ Result
<>
<>
<>
Half-Wave rectifier
▲ Outline
전지 대신에 AC전압을 DC로 바꾸어 쓰는 전원 장치가 고안 되었다.
AC를 DC로 바꾸는 과정을 정류라 한다. 그것은 전류 흐름이 한방향의 특성을 갖고 반
|
- 페이지 3페이지
- 가격 800원
- 등록일 2010.02.20
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
실험이론
전기분해 : 전극을 통해서 전원에서 공급되는 전류에 의해서 일어나는 화학반응. (자발적인 화학 반응에 의해서 전류가 발생하는 화학 전지의 경우와 반대)
전기분해의 원리
① 외부에서 전류를 흘려주지 않았을 경우
- 환원력이
|
- 페이지 14페이지
- 가격 2,000원
- 등록일 2008.06.09
- 파일종류 피피티(ppt)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
실험 일자 : 2008년 3월 17일
제출 일자 : 2008년 3월 24일
담당 교수 : 이현주 교수님
담당 조교 : 정기영 조교님
학번 : 2002340036
학과 : 화학공학과
조 : 1 조
이름 : 신재용 1.목적
2. 배경이론.
3.실험장치
4.실험절차
5.데이타및 결과
6.
|
- 페이지 5페이지
- 가격 1,000원
- 등록일 2008.04.09
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
PSpice 모의실험 - Ch.2 반파 및 전파 정류, 클램퍼 회로
PSpice를 통해 주어진 회로를 구성하여 시간 영역(과도)해석을 수행하라. 또한, 회로의 schematic 및 입력전압(Vin), 출력전압(VO)의 파형을 해당 표에 포함하여 시뮬레이션 결과의 적절성을 보여
|
- 페이지 11페이지
- 가격 1,800원
- 등록일 2022.04.01
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
실험 - Ch.6 신호분석기 동작 및 공통 이미터 증폭기의 주파수 응답
PSpice를 통해 주어진 회로를 구성하여 시간 영역(과도)해석을 수행하라. 또한, 회로의 Schematic 및 입력전압(), 출력전압()의 파형을 해당 표에 포함하여 시뮬레이션 결과의 적절
|
- 페이지 6페이지
- 가격 1,800원
- 등록일 2022.04.01
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
에 연결한 후, 화면 우측하단에 있는 후크부분 위쪽에는 측정부
아래쪽에는 접지부를 연결한다.
3) 정확한 실험을 위해 조정되지않은 파형을 드라이버 등으로 프로브를 좌우로 돌려
정확한 파형을 얻어낸다.
4)표시창에 나온 파형을 이용하여
|
- 페이지 21페이지
- 가격 1,800원
- 등록일 2022.04.01
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
실험 결과 (시뮬레이션)
PSpice 모의실험 - CH.4 소신호 공통 이미터 증폭기
PSpice를 통해 주어진 회로를 구성하여 시간 영역(과도)해석을 수행하라. 또한, 회로의 schematic 및 입력전압(vin), 출력전압(vout)의 파형을 해당 표에 포함하여 시뮬레이션
|
- 페이지 10페이지
- 가격 1,800원
- 등록일 2022.04.01
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
PSpice 모의실험 - CH.5 FET 바이어스 회로 및 FET증폭기
PSpice를 통해 주어진 회로를 구성하여 시간 영역(과도)해석을 수행하라. 또한, 회로의 schematic 및 입력전압(), 출력전압()의 파형을 해당 표에 포함하여 시뮬레이션 결과의 적절성을 보여라. 의
|
- 페이지 5페이지
- 가격 1,800원
- 등록일 2022.04.01
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|