|
(서울시립대 전전설3) [종합2등(A+), 성적증명] 6주차 결과레포트+MATLAB코드+실험데이터 - Various Diode Characteristics
목차
I.Introduction
I.1.Purpose
II.Experiment Setup
II.1.Exper. 1) PN Diode
II.2.Exper. 2) Zener Diode
II.3.Exper. 3) Light Emitting Diode
II.4.Exper. 4)
|
- 페이지 14페이지
- 가격 3,000원
- 등록일 2025.06.06
- 파일종류 워드(doc)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
(서울시립대 전전설3) [종합2등(A+), 성적증명] 6주차 예비레포트+MATLAB코드+LTSpice회로 - Various Diode Characteristics
목차
1. Introduction
1) Goals
2) Purposes of documentation
2. Summary of Theories
1) Diode Characteristics
2) Types of Diodes
3. Pre-lab Report
1) P
|
- 페이지 14페이지
- 가격 3,000원
- 등록일 2025.06.06
- 파일종류 워드(doc)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
(완전 세세한 정리, 끝판왕) 시립대 전전설2 6주차 Lab06 결과 레포트 Sequential Logic 1, 전자전기컴퓨터설계실험2,
목차
1. 실험 결과
1) 4비트 병렬 데이터 저장/전송
2) (1)의 로직에서 coding변화
3) (1)의 로직에서 coding변화
4) 4-bit SIPO 레지스
|
- 페이지 10페이지
- 가격 3,000원
- 등록일 2025.06.08
- 파일종류 워드(doc)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
포함한 카운터 회로가 있다. D 플립플롭을 사용하여 데이터를 저장하고, 클록 신호에 따라 출력이 어떻게 변하는지를 분석하였다. 실험에 사용한 D 플립플롭은 기본적으로 비동기식에서 동기식 회로로의 전환 과정에서의 데 1. 실험 결과
|
- 페이지 6페이지
- 가격 3,000원
- 등록일 2025.06.08
- 파일종류 워드(doc)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
(완전 세세한 정리, 끝판왕) 시립대 전전설2 7주차 Lab07 예비 레포트 Sequential Logic 2, 전자전기컴퓨터설계실험2,
목차
1. 실험 목적
2. 배경 이론
1) Finite State Machine (FSM)
2) Moore Machine 과 Mealy Machine
3. 실험 장치
4. 실험 방법
1) 실습0
2
|
- 페이지 8페이지
- 가격 3,000원
- 등록일 2025.06.08
- 파일종류 워드(doc)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
전자전기컴퓨터설계실험2(전전설2) (6) Flip-Flop and Register, SIPO
목차
Ⅰ. 서론
1. 실험 목적
2. 실험 이론
2.1. Combinational Logic
2.2. Sequential Logic
2.3. Flip-Flop
2.4. Data Transfer
2.5. Serial Input Parallel Output(SIPO)
2.6. Linear Feedback Shift Register
|
- 페이지 19페이지
- 가격 3,000원
- 등록일 2025.06.06
- 파일종류 워드(doc)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
combinational)회로와 순차(se 에 해당하는 자세한 내용들을 작성해놓았습니다. 참고하시길 바랍니다.
본 레포트는 예레 및 결레 내용을 모두 담고 있습니다.
목차
1. 실험 목적
2. 배경 이론 + 사전조사내용
(1) TTL과 CMOS의 입력 및 출력
|
- 페이지 22페이지
- 가격 3,000원
- 등록일 2025.06.08
- 파일종류 워드(doc)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
시립대 전전설2 Velilog 결과리포트 2주차
목차
1.실험 목적
2.배경 이론
1) Xilinx ISE의 특징
2) Xilinx ISE Design Entry
3) Xilinx ISE Compilation
4) Isim Simulator
5) AND Gate
3.실험 장비
1) 장비
2) 부품
4.실험 결과
1)AND
2) HalfAdder
5.결론 및
|
- 페이지 13페이지
- 가격 3,000원
- 등록일 2025.06.05
- 파일종류 워드(doc)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
서울시립대 전자전기설계2(전전설2) 6주차 결과보고서
목차
1.기본숙지사항
2.실습1 4비트 병렬 데이터 저장/전송 설계
3.실습2 코드에 변화 주기
4.실습3 코드에 변화 주기
5.4비트 sipo문 설계 설계
6.실습5 for문을 이용한 sipo 설계
7.
|
- 페이지 8페이지
- 가격 3,000원
- 등록일 2025.06.08
- 파일종류 워드(doc)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
Design counter with Piezo -> 동작 검사
3) 0000 ~ 1001, 즉 0 ~ 9 까지 값을 가지는 4-bit bcd 입력을 받아서 single FND 를 제어하는 8-bit 신호 (‘점‘을 포함) out 을 출력하는 모듈
4) FND array 를 제어하기 위하여 다음과 같은 선언부 및 변수를 가지는 모듈
|
- 페이지 10페이지
- 가격 3,000원
- 등록일 2025.06.08
- 파일종류 워드(doc)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|