|
1. 이미터 degeneration 저항을 포함하는 Common-Emitter 구조에서 다음을 구하고 PSPICE로 검증하시오.
2. Common-Base 구조에서 다음을 구하고 PSPICE로 검증하시오.
3. Common-Collector 구조에서 다음을 구하고 PSPICE로 검증하시오. 1. Common-Emitter
2. Common-Base
|
- 페이지 42페이지
- 가격 3,000원
- 등록일 2009.11.04
- 파일종류 피피티(ppt)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
차이를 보일 수 있음)
그림 4-4
Schematic
Vo
Reference
[Fundamentals of Microelectronics]
B.Razavi 저 | John Wiley 2nd Edition
[전자회로실험]
이현규, 김영석 저 | 충북대학교출판부
[FLOYD 기초회로실험 제9판 - 원리와 응용]
David M. Buchla 저 | 도서출판 ITC
|
- 페이지 10페이지
- 가격 1,800원
- 등록일 2022.04.01
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
구조 및 진리표를 나타내보면 다음과 같다.
< 74LS73 내부 구조 >
< 74LS73 진리표 >
5. 결론
JK Flip Flop인 74LS73을 사용해서 비동기식 4진, 8진, 10진, 16진 카운터 회로를 설계해보았다. 앞에서 보인 결과처럼 Pspice를 사용해서 비동기식 4진, 8진
|
- 페이지 7페이지
- 가격 6,300원
- 등록일 2015.07.31
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
가장 많이 사용된다.
PSPICE 컴퓨터실습
**15-1
-교류결합 다중 증폭기
-교류결합 (증폭단 위치 바뀜)
**15-2
-직류결합 다중 증폭기
-직류결합 (증폭단 위치 바뀜)
**참고문헌
네이버
구글
전자회로 설계 및 실험 교재 1. 이론
**기초적 이론
|
- 페이지 4페이지
- 가격 6,300원
- 등록일 2015.11.17
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
작동 원리
(2) 다단 증폭기의 구조와 기능
(3) 2단 증폭기의 특성 분석
2. 실험 과정 및 결과
(1) 다단 증폭기 실험 회로 구성
(2) DC 특성에 대한 PSpice 시뮬레이션 결과
(3) AC 특성에 대한 PSpice 시뮬레이션 결과
3. 최종 평가 및 논의
|
- 페이지 4페이지
- 가격 3,000원
- 등록일 2025.05.17
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
향후 더욱 발전된 기술적 응용에 밑바탕이 될 것임을 확신한다. 1. 기본 원리 및 이론
2. 실습의 목표 설정
3. 실습에 필요한 재료
4. 실습 단계 계획
5. PSpice 시뮬레이션 과정
6. 실습 결과 분석
7. 개선 및 제안 사항
8. 결론 및 요약
|
- 페이지 5페이지
- 가격 3,000원
- 등록일 2025.04.30
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
시스템의 개요
1.2. 목 표
2. 활동 다이어그램
3. 모바일 클래스 다이어그램 - 정적구조
4. 통신 다이어그램 - 공동작업
5. 시퀀스 다이어그램
6. 사용자 인터페이스 - 화면설계
7. 시험 계획
8. 요구사항 및 이의 처리
9. 참고문헌 및 부록
|
- 페이지 10페이지
- 가격 1,400원
- 등록일 2010.07.14
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
. 1. MOSFET 소자의 주요 특성 및 파라미터 분석
2. OrCAD PSPICE를 활용한 MOSFET 회로 설계 및 시뮬레이션
3. 실험 설정 및 절차의 상세 설명
4. 측정 데이터 수집 및 해석
5. 결과 비교 및 분석
6. 결론 및 향후 연구 방향
7. 참고 문헌
8. 부록
|
- 페이지 5페이지
- 가격 3,000원
- 등록일 2025.04.29
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
구조 4
2.1.3 LD 종류 4
2.1.4 LD 동작원리 6
2.2 InGaAsP MQW LD 설계 8
2.2.1 LD Equivalent Circuit Model 8
2.2.2 LD PSPICE Circuit 9
제 3 장 10Gbps clock and data recovery 10
3.1 클럭 / 데이터 복원회로(CDR) 10
3.1.1 위상 동기 회로(PLL) 12
3
|
- 페이지 35페이지
- 가격 4,000원
- 등록일 2019.01.25
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
회로의 핵심 소자로 자리잡고 있으며, 그 특성과 응용에 대한 깊이 있는 이해는 전자 기술 발전에 기여할 것이다. 1. 실험의 목적 및 배경
2. 사용된 장비와 구성 요소
3. 이론적 기초
(1) 이미터 팔로워의 원리
4. 실험 회로 구성 및 Pspice
|
- 페이지 5페이지
- 가격 3,000원
- 등록일 2025.04.29
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|