|
7-2]의 회로에 중첩의 원리를 적용하여, V, V, V와 I, I, I를 각각 구하라, 이를 위해 전원 V가 단락되었을 때와 전원 V이 단락되었을 때의 회로를 각각 구하라.
3.2 [그림 7-3]의 회로에 대해 3.1를 반복하라. 1. 실험 목적
2. 관련 이론
3. 문제풀이
|
- 페이지 5페이지
- 가격 1,500원
- 등록일 2011.06.30
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
을 연결한 구조였다.
이 실험에서 옴의 법칙( = × )을 사용하면
각 저항에 걸린 전류와의 곱을 이용해 전압을, 전압에 저항() 또는 저항의 합(실험에서 )을 나누어 전류를 구할 수 있다. 하지만 옴의법칙을 이용하여 구한 이론값 전압과 전류와
|
- 페이지 6페이지
- 가격 1,500원
- 등록일 2011.06.30
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
른 파형이 나타나는 것도 알 수 있다. 캐패시터는 인덕터와 함께 연결하여도 파형은 같다. 위의 3번 결과표에서 캐패시터의 파형은 전형적인 Under damping의 형태를 보인다.
결론 및 고찰
이번실험은 뒤의 9장 실험과 함께하여 시간이 매우 빠듯
|
- 페이지 5페이지
- 가격 1,500원
- 등록일 2011.06.30
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
남을 알 수 있다. 그 크기는 인가전압에 비해 작다.
6. 고찰
이번 실험은 앞의 과도응답 실험과 함께 하여 시간이 매우 빠듯했다. 또 조원들이 장비를 잘 다루지 못해 시간을 많이 잡아먹게 되었다. 장비의 문제도 있었는데 프로브라는 측정 장
|
- 페이지 4페이지
- 가격 1,500원
- 등록일 2011.06.30
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
저항값을 구하는 실험이었는데 실험결과 첫 번째는 R과 R이 같을 때 R에 걸리는 전력의 값은 전압원에서의 나오는 전력의 절반이라는 것을 확인하였다.
두번째는 가변 저항이 있는 회로에서 어떠한 상황일 때 가변 저항에 최대 전력이 전송될
|
- 페이지 3페이지
- 가격 1,500원
- 등록일 2011.06.30
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
.
4. 사용기기 및 재료
①직류 전원 공급 장치
②교류 전압 조정기
③각종 저항
④각종 콘덴서
⑤각종 다이오드
⑥각종 트랜지스터
⑦아날로그 및 멀티 테스터
⑧만능기판(bread board)
⑨리드선 다수 1.실험제목
2.실험목적
3.실험이론
|
- 페이지 6페이지
- 가격 1,300원
- 등록일 2007.11.02
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
Chapter 1. 관련 이론(Theoretical Background
① Thevenin's theorem
회로이론에서는 테브난 등가회로는 두 개의 단자를 포함한 전압원, 전류원, 저항의 어떤 조합도 하나의 전압원과 하나의 직렬저항으로 변환시켜 전기적 등가를 설명했다. 교류시스템
|
- 페이지 16페이지
- 가격 1,800원
- 등록일 2022.04.01
- 파일종류 워드(doc)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
Chapter 1. 관련 이론(Theoretical Background)
◎ Voltage Follower
Voltage Follower란 Input 신호와 동일한 신호가 Ouput으로 나오는 회로를 말한다. 즉, 전압의 증폭도가 1인 증폭회로로서 전압은 Gain이 0이다. 하지만 전류를 증폭시킨다.
Voltage Follower는 In
|
- 페이지 11페이지
- 가격 1,800원
- 등록일 2022.04.01
- 파일종류 워드(doc)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
Chapter 1. 관련 이론(Theoretical Background)
◎ 회로의 주파수 응답
정현파 주파수가 변화할 경우 정현파 입력신호에 대한 회로 정상상태 응답에 대한 설명이다. 또한 입력 주파수 변화에 따라 출력신호의 Gain과 위상차가 변한다. 전달함수를 이용
|
- 페이지 13페이지
- 가격 1,800원
- 등록일 2022.04.01
- 파일종류 워드(doc)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
Chapter 1. 관련 이론(Theoretical Background)
◎ 연산 증폭기 (Operational Amplifier)
그림1.a - 이중 연산 증폭기 그림1.b - 연산 증폭기
연산 증폭기는 집적회로(IC) 칩이며 하나의 작은 패키지 형태로 되어 있는데 25개의 트랜지스터와 12개의 저항이
|
- 페이지 8페이지
- 가격 1,800원
- 등록일 2022.04.01
- 파일종류 워드(doc)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|