• 통합검색
  • 대학레포트
  • 논문
  • 기업신용보고서
  • 취업자료
  • 파워포인트배경
  • 서식

전문지식 1,226건

표 ≫  ≪ 표 ≫ 10장 예비 레포트.hwp…………………………………5p 아날로그 및 디지털 회로 설계 실습 -예비레포트- 10. 4-bit Adder 설계 1. 목적 2. 설계실습 계획서 전자신문.hwp……………………………………………2p
  • 페이지 7페이지
  • 가격 1,000원
  • 등록일 2015.07.14
  • 파일종류 압축파일
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
디지털 논리회로에서의 설계는 조합논리회로와 순서논리회로를 사용한 설계로 나눌수 있습니다. Vending Machine과 같이 조합논리회로를 사용해서는 표현하지 못하거나 어려운 부분을 순서논리회로를 사용하여 표현하면 보다 정확하게 표현이
  • 페이지 21페이지
  • 가격 10,000원
  • 등록일 2018.06.21
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
논리회로를 결선하여 A, B 입력에 따라 출력 X, Y를 측정하라. (e) (e) 5. 참고자료 ① TTL응용 실무 / Don Lancaster / 한국과학원 / 1977. 6. 30 / p.37 ~ p.119 ② 디지털공학실험 / 이병기 / 喜重堂 / 1992. 2. 25 / p.29 ~ p.38 ③ 디지털 시스템 / 송상훈 외7명 / 인터
  • 페이지 5페이지
  • 가격 2,000원
  • 등록일 2007.01.11
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
디지털 융합과 신지식 창조, 형성출판사 김광남 외(2009) 정보화 사회의 경영학, 한올 김종현(2005) 컴퓨터구조론, 생능 정병태 외(2002) 논리회로및컴퓨터구조실험, 홍진 전희종 외(2007) 디지털시스템, 문운당 진경시 외(2000) 디지털 공학, 기전연
  • 페이지 9페이지
  • 가격 4,500원
  • 등록일 2016.04.11
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
디지털 융합과 신지식 창조, 형성출판사 김광남 외(2009) 정보화 사회의 경영학, 한올 김종현(2005) 컴퓨터구조론, 생능 정병태 외(2002) 논리회로및컴퓨터구조실험, 홍진 전희종 외(2007) 디지털시스템, 문운당 진경시 외(2000) 디지털 공학, 기전연
  • 페이지 5페이지
  • 가격 4,500원
  • 등록일 2016.04.01
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
디지털 융합과 신지식 창조, 형성출판사 김종현(2013) 컴퓨터구조론, 생능 정병태 외(2004) 논리회로 및 컴퓨터구조실험, 홍진 한금희(2010) 컴퓨터 과학 개론, 한빛미디어 전희종 외(2009) 디지털시스템, 문운당 송주석(2007) 정보통신의 이해, 생능
  • 페이지 7페이지
  • 가격 3,500원
  • 등록일 2014.09.22
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
디지털 논리회로’교과의 성격 2.‘디지털 논리회로’교과의 목표 Ⅱ. 학급 실태 조사 1. 학급 실태 Ⅲ. 단원 학습 계획 1. 교재 2. 단원명 3. 단원 개관 4. 단원 설정의 이유
  • 페이지 7페이지
  • 가격 2,000원
  • 등록일 2009.06.18
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
 4~12장까지의 실험 (1) Figure 3.5의 Y2 논리식, 회로도, 사진, 진리표. 논리식 = B\' ∙ ( A⊕ C ) + ( ( A ⊕ C ) ⊕ D ) ∙ B 2. Figure 3.5의 Y2의 little m notation. F = ∑m(2,3,5,6,8,9,12,15) 3. Karnaugh map과 minimize논리식 4. Minimize된 회로
  • 페이지 18페이지
  • 가격 2,500원
  • 등록일 2013.04.01
  • 파일종류 압축파일
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
☞A\'(BD\'E\'+BC\'E+BCE) ☞Z = A(B\'+E\'+C\'D\'+CD) + A\'(BD\'E\'+BC\'E+BCE) 회로도 구현 Z = A(B\'+E\'+C\'D\'+CD) + A\'(BD\'E\'+BC\'E+BCE) X = A\'BC(D+E)Z\' Y = ABE(C+D)Z\' ◉8-N 설계 과제 ◉진리표 ◉진리표를 이용해서 구한 Z에 대한 K-map ◉회로도 구현
  • 페이지 4페이지
  • 가격 6,300원
  • 등록일 2016.03.13
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
논리회로(sequential logic circuit)회로의 출력이 현재의 입력값과 회로에 기억된 과거의 값에 관계되는 회로회로 내부에 과거의 값을 기억하는 소자가 있어야 한다.예 : TV 리모콘의 up/down 버튼 1-1 아날로그와 디지털 1-2 Bit, Byte, Word 1-3 스위
  • 페이지 15페이지
  • 가격 700원
  • 등록일 2005.09.26
  • 파일종류 피피티(ppt)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
top