|
1. 실험 목적
2. 핵심 내용 정리
3. 예비과제
|
- 페이지 3페이지
- 가격 9,660원
- 등록일 2013.12.29
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
Decoder는 74ls138을 사용하였다. A,B,C 3개의 Input을 통해 Y0N, Y1N, Y2N, Y3N, Y4N, Y5N, Y6N, Y7N까지 8개의 Output을 가지고 있으며 G1은 ‘1’, G2AN과 G2BN Input은 항상 ‘0’을 넣어주어야 한다.
0부터 9까지 2진수를 3비트로 표현하여 Input값을 주어 실험을 하였
|
- 페이지 26페이지
- 가격 1,400원
- 등록일 2008.11.27
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
각 경우를 16to1MUX를 이용하여 연결하고, 이를 다시 상위 4bit인 opcode[7:4]의 각 경우로 나누어 16to1MUX를 이용하여 연결하면 최종 output이 출력된다.
실험을 대비하여 모듈을 코딩해보았다. ① Instruction Decoder 정의
② Instruction Decoder 설계
|
- 페이지 3페이지
- 가격 1,200원
- 등록일 2011.10.02
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
코딩 게이트만 사용한다.
ⅳ) BCD/7-Segment Decoder
입력된 BCD코드를 디코딩 하여 7-Segment Display 소자를 구동시키는 출력을 내보냄으로써 입력에 해당하는 10진 숫자가 표시될 수 있도록 한다.
ⅴ) 74LS47 BCD/7-Segment Decoder
BCD 입력을 디코딩하여 7-Segment
|
- 페이지 4페이지
- 가격 1,500원
- 등록일 2006.04.04
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
Decoder는 74ls138을 사용하였다. A,B,C 3개의 Input을 통해 Y0N, Y1N, Y2N, Y3N, Y4N, Y5N, Y6N, Y7N까지 8개의 Output을 가지고 있으며 G1은 ‘1’, G2AN과 G2BN Input은 항상 ‘0’을 넣어주어야 한다.
0부터 9까지 2진수를 3비트로 표현하여 Input값을 주어 실험을 하였
|
- 페이지 27페이지
- 가격 3,000원
- 등록일 2007.01.09
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
Decoder, Register
1. Multiplexer
(1) Multiplexer
(2). Multiplexer의 회로도
(3). Multiplexer의 진리표
(4). Multiplexer의 Symbol
(5). Multiplexer의 특징
2. Decoder
(1) Decoder
(2) Decoder의 회로도
(3) Decoder의 진리표
(4) Decoder의 Symbol
(5) Decoder의 특징
3. Register
(1) Register
|
- 페이지 4페이지
- 가격 1,200원
- 등록일 2010.10.03
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
◎ Counter
- 플립플롭의 주요 응용으로서 입력되는 펄스의 수를 세는 카운터(counter)가 있다.카운터는 단순히 입력 펄스의 수를 세는데 사용될 뿐만 아니라 디지털 계측기기와 디지털 시스템에 널리 사용된다. 클럭 펄스처럼 펄스가 일정 주기
|
- 페이지 10페이지
- 가격 1,500원
- 등록일 2009.07.03
- 파일종류 압축파일
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
해결하기 위해서 인코더 회로는 오직 1개의 입력만 인코더 되도록 입력의 우선순위를 설정해야 된다.
아래첨자의 수가 높은 것에 우선수의를 부여하며 과 이 동시에 1이라면 가 보다 높기 때문에 출력이 110이 된다. 1. 디코더
2. 인코더
|
- 페이지 2페이지
- 가격 800원
- 등록일 2009.04.24
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
올 수 있다.
if(p[3].stat[i]=='b') //노드에 b로 저장되어있으면
s1 = 'b'; //b노드로 보내준다.
break;//b가 아니라면 d노드에서 온것이므로 그냥 유지
}
}
for(i=0;i<n/2;i++) //decoding된 신호 출력
fprintf(ofp1, "%d, ", dec[i]);
return 0;
} 1.Encoder
2.Viterby Decoder
|
- 페이지 3페이지
- 가격 1,000원
- 등록일 2007.03.02
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
입력단자는 0으로 통일시켰을때 결과값에는 두가지 출력이 반복된다. 첫 번째 I3=0 일때 출력은 000 이고 I3가 1일때 출력은 011 이다. 그러므로 C 출력은 0이 되고 B,A 출력은 펄스가 된다.
2) I5 인코드실험
I3와 마찬가지로 I5에만 펄스를 주고 결과
|
- 페이지 8페이지
- 가격 1,000원
- 등록일 2006.06.01
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|