• 통합검색
  • 대학레포트
  • 논문
  • 기업신용보고서
  • 취업자료
  • 파워포인트배경
  • 서식

전문지식 1,010건

전압계 대신에 아날로그형 직류전류계를 연결하여 구성하시오. 서로 다른 세 종류의 분류저항 RS(1[Ω], 3.3[Ω], 10[Ω])을 전류계의 병렬로 연결하였을 때의 전류계의 배율을 각각 측정하시오. 목적 이론 예비문제 실험준비물 실험방법
  • 페이지 6페이지
  • 가격 1,000원
  • 등록일 2011.06.21
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
를 들어 계산기를 만든다고 했을 때 계산에 필요한 회로를 제작하는데 있어 부울대수를 사용하면 동일한 성능에 최소한의 회를 제작할 수 있다. 최소한의 회로를 제작한다는 것은 그만큼 제작 단가가 내려간다는 의미가 된다. 만약 AND 게이트
  • 페이지 6페이지
  • 가격 6,300원
  • 등록일 2015.07.31
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
예비실험): Multisim 사용한 모의 실험(시뮬레이션) ■ 모의실험회로 1 : 연산증폭기의 A/D 변환기 회로 - 모의실험 결과 그래프 및 표 : 1) 정현파 입력 XSC1XSC2 2. 삼각파 입력 XSC1XSC2 ■ 모의실험회로 2 : - 모의실험 결과 그래프 및 표 : D3 D2 D1 D0 0 0
  • 페이지 12페이지
  • 가격 2,000원
  • 등록일 2016.05.17
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로의 이득이며, 은 폐루프 임계주파수라면, 다음 식이 성립한다. 2 Pre-Lab(예비실험): Multisim 사용한 모의 실험(시뮬레이션) ■ 모의실험회로 1 : 연산증폭기의 반전 증폭기 회로(시간영역) - 모의실험 결과 그래프 및 표 : [dB] 임계주파수 GBP 1 1
  • 페이지 8페이지
  • 가격 2,000원
  • 등록일 2016.05.17
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
예비실험): Multisim 사용한 모의 실험(시뮬레이션) ■ 모의실험회로 1 : 연산증폭기 입력 바이어스 전류 측정 - 모의실험 결과 그래프 및 표 : 시뮬레이션 값 비반전 입력 전압 -6.862 반전 입력 전압 -9.108 ■ 모의실험회로 2 : 연산증폭기의 출력
  • 페이지 8페이지
  • 가격 2,000원
  • 등록일 2016.05.17
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
예비실험): Multisim 사용한 모의 실험(시뮬레이션) ■ 모의실험회로 1 : - 모의실험 결과 그래프 및 표 : Multisim을 이용한 시간영역에서의 저역통과필터의 주파수 특성 측정 결과 주파수 [Hz] 입력 전압 첨두간 전압[V] 출력 전압 첨두간 전압[V] 전
  • 페이지 15페이지
  • 가격 2,000원
  • 등록일 2016.05.17
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
예비실험): Multisim 사용한 모의 실험(시뮬레이션) ■ 모의실험회로 1-a : BJT 전류-전압 특성 NPN BJT 의 직류 전류이득 βDC 계산값 직류 전류이득 βDC (계산 값) 10 1.374 137.40 20 2.981 149.05 30 4.629 154.30 40 6.276 156.90 50 7.905 158.10 60 9.509 158.48 70 11.085 158
  • 페이지 12페이지
  • 가격 2,000원
  • 등록일 2016.05.17
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로 - 모의실험 결과 그래프 및 표 : 회로 전압이득 그림 C2 제거 199.2mV 412.533mV 2.07 Re1 단락 4.635V 23.2 100Ω일때 엑셀 그래프 10KΩ일때 엑셀 그래프 1MΩ일때 엑셀 그래프 C-2 제거 엑셀 그래프 Re1을 단락시킨 회로의 엑셀 그래프 3 Pre-Lab(예비실험
  • 페이지 11페이지
  • 가격 2,000원
  • 등록일 2016.05.17
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
반비례함을 알 수 있었다. 전류도 저항R이 커짐에 따라 전체 임피던스 Z가 증가하여 전류가 작아짐을 확인할수있었다. 표18.3 :앞선 직렬 RLC회로에서 저항R이 각각 1Ω ,10Ω ,47Ω ,100Ω 일 1. 결과분석 및 토의 실험 19. LC 병렬 공진 회로
  • 페이지 2페이지
  • 가격 500원
  • 등록일 2016.12.24
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
모두 고려해보면 합리적 수준의 오차로 실험이 제대로 이루어졌음을 알 수 있다. 마찬가지로 예비값을 계산할 때 의 의미를 잘못 해석하여 전체전압을 2V로 두고 계산했더니 실험값의 2배 정도 되는 값으로 나타났다. 다시 1V로 두고 계산해보
  • 페이지 2페이지
  • 가격 500원
  • 등록일 2016.12.24
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
top