• 통합검색
  • 대학레포트
  • 논문
  • 기업신용보고서
  • 취업자료
  • 파워포인트배경
  • 서식

전문지식 964건

(Probe 2 개 포함): 1 대 Digital Multimeter(이하 DMM, 220V 교류전원 사용): 1 대 40 cm 연결선: 빨간 선 4개, 검은 선 4개(한쪽은 계측기에 꼽을 수 있는 잭, 다른 쪽은 집게) Breadboard(빵판): 1 개 점퍼와이어 키트: 1 개 목적 준비물 설계실습계획서
  • 페이지 5페이지
  • 가격 1,000원
  • 등록일 2020.12.24
  • 파일종류 워드(doc)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
1. 목적 Digital Multimeter를 이용한 저항(2-wire 측정법, 4-wire 측정법), 전압, 전류의 측 정방법을 익히고 DC Power Supply의 사용법을 익힌다. 측정회로를 설계하고 실습을 통 하여 확인한다. 2. 준비물 * 기본 장비 및 선 Function generator: 1 대 DC Pow
  • 페이지 9페이지
  • 가격 1,000원
  • 등록일 2020.12.24
  • 파일종류 워드(doc)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
볼 수 있는 디지털 시계와 비슷한 것을 설계하는 것이 그리 어렵다는 느낌이 들지 않았고 우리 일상 생활 전반에서 사용하는 간단한 전기제품을 만들 수 있을 것 같다는 자신감을 얻을 수 있었다. 1. 설계실습 내용 및 결과 2. 결론
  • 페이지 3페이지
  • 가격 800원
  • 등록일 2013.04.25
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로에서는 계단파 출력이 나온다. 이 출력은 비교기의 한쪽 입력이 되고 아날로그입력과 비교되어 비교기 출력에는 서로 비교되어 전압이 같거나 기준전압이 크면 계수기의 동작이 멈춘다. 1. 설계 목표 2. 설계 내용 3. 연구과제 4. 참
  • 페이지 5페이지
  • 가격 4,000원
  • 등록일 2015.06.01
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
전기회로 설계 및 실습 -예비레포트- 2. 전원, DMM의 내부저항 측정장치 설계 Ⅰ. 배경 이론  1. Ohm’s Law(옴의 법칙)   저항을 통해 흐르는 전류와 저항의 곱은 그 저항 양단사이의 전위차와 같다.V = IR (V=Volt, I=Ampere, R=Ω Ohm)  
  • 페이지 11페이지
  • 가격 2,000원
  • 등록일 2014.03.22
  • 파일종류 압축파일
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로에 적용하는 방법을 천천히 배워나갈 수 있을 것이다. Ⅱ. 설계실습내용 및 분석 4.1 3.1의 설계를 기반으로 하여 DMM을 저항측정 mode에 놓고 측정범위를 잘 조정한 후 DMM을 사용하여 저항(5% 10kΩ 30개)을 측정하여 기록하라(x축과 y축
  • 페이지 55페이지
  • 가격 3,000원
  • 등록일 2014.09.14
  • 파일종류 압축파일
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
전기전자회로실험 - 실험6. 논리조합회로의 설계 - 1.개요 ◎ 논리게이트 조합으로 복잡한 논리적 함수관계 구현 및 불필요하게 복잡한 논리를 단순화 시키는 K-map 응용 방법을 익히고 don’t care 조건을 다루는 예를 실습한다. ◎ 조
  • 페이지 35페이지
  • 가격 3,000원
  • 등록일 2012.11.01
  • 파일종류 피피티(ppt)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
실습함에 있어서 우리가 세밀한 주의를 기울이는 것도 오차의 발생을 줄이는 데 도움이 될 것이다. 대부분 설계실습계획서에 작성된 대로 실습이 행해졌으며 설계한 회로 역시 실제 회로와 잘 맞았다. 앞으로 전기회로 실습시 자주 사용될 DMM
  • 페이지 6페이지
  • 가격 1,800원
  • 등록일 2013.03.07
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
설계 실습 계획  3.0 RLC 직렬회로에서 R에 걸리는 전압을 출력이라 하였을 때 공진주파수가 15.92 ㎑, Q-factor가 1인 bandpass filter를 설계하라. RLC 병렬회로에서 R에 걸리는 전압을 출력이라 하였을 때 공진주파수가 15.92 ㎑, Q-factor가 1인 bandstop filt
  • 페이지 14페이지
  • 가격 2,000원
  • 등록일 2014.09.14
  • 파일종류 압축파일
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
설계 실습 계획  3.1 분압기의 설계(부하를 고려하지 않은 잘못된 설계)   전압안정 진류전원의 출력전압이 15V로 고정되어 있을 때 3.3 kΩ에 6V의 전압이 걸리는 회로를 설계하여 제출하라.  ▶ 이 회로에서 3.3kΩ에 6V의 전압이 걸리
  • 페이지 10페이지
  • 가격 1,000원
  • 등록일 2014.09.14
  • 파일종류 압축파일
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
top