• 통합검색
  • 대학레포트
  • 논문
  • 기업신용보고서
  • 취업자료
  • 파워포인트배경
  • 서식

전문지식 3,720건

파형 크기(p-p) 파형 크기(p-p) 5.36V -10.5V 과정 입력 출력(=) 이득 파형 크기(p-p) 파형 크기(p-p) 5 500㎷ -180㎷ =-0.04 출력(=) (=) 파형 크기(p-p) 파형 크기(p-p) -160㎷ -20㎷ 6 =동상이득(계산값, ): -104+104=0=차동이득(계산값, ): 고찰 실험1은 그림 18-2의 회로
  • 페이지 6페이지
  • 가격 1,800원
  • 등록일 2013.12.06
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
실험은 직접적인 회로구성이 없었고, 계산값, 이론값으로만 이루어져서, 큰 어려움없이, 오차없이 진행되었다. 그 전에 사용하던 시뮬레이션 프로그램이 바뀌면서, 다른점을 접하게 되었으며, 약간은 달라진 방법이었지만, 사용함에 있어서
  • 페이지 4페이지
  • 가격 3,360원
  • 등록일 2013.04.30
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
실험 31. 발진기 회로 (1) 목적 다양한 발진기 회로에서 파형을 측정한다. (2) 실험장비 ① 계측장비: 오실로스코프, DMM, 함수발생기, 직류전원공급기 ② 부품:  ◇ 저항: 10kΩ (3개), 51kΩ (1개), 100kΩ (1개), 220kΩ (1개), 500kΩ pot (1개)
  • 페이지 9페이지
  • 가격 4,200원
  • 등록일 2012.09.25
  • 파일종류 압축파일
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
가변저항양단의 걸리는 전압의 합을 나타내는 값과 비교해 보면 약간의 차이가 남을 확인 할 수 있었다. 예를 들어 자세히 설명하면 실험 1에서 채널 1의 파형은 인가전압의 파형이므로 언제나 같음을 알 수 있다. 또한 채널 2에서는 이 회로가
  • 페이지 8페이지
  • 가격 1,000원
  • 등록일 2009.06.20
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
생성한다. 이것은 실험을 통해 기본적으로 알게된 사실이며 또한 그림1의 미분기 회로에서 입력단에 Rs의 저항을 연결하였는데, 이것의 사용의 목적은 입력단을 통해 들어오는 noise를 방지하여 안정된 입력신호를 확보하기 위한 것이라는 것
  • 페이지 8페이지
  • 가격 1,000원
  • 등록일 2009.06.20
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로로 구성된 저역통과필터이므로 20dB/decade의 두배인 40dB/decade(6dB/octave의 두배인 12dB/octave)의 기울기를 가지고 감소하게 된다. 결국 답은 -12dB/octave가 된다. 5. 차단주파수가 500Hz이고 필터의 입력신호가 3000Hz이면 dB 응답은 얼마인가? (a) -3dB(b)
  • 페이지 9페이지
  • 가격 1,000원
  • 등록일 2009.06.20
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
d) 30V ⇒ 관측된 파형에서도 볼 수 있듯이 회로에서 ±15V의 전원을 사용하게 되면 최대 가능한 출력전압 스윙은 대략 10.81V인 15V가 됨을 알 수 있다. 2. 그림 27-1의 회로에서 계단입력에 대한 출력전압의 최대시간변화율을 무엇이라고 하는가? (a)
  • 페이지 4페이지
  • 가격 800원
  • 등록일 2009.06.20
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
실험을 하는데 어려움이 생기고, 또 다른 점으로는 처음으로 회로에 전압을 인가할 경우 Short상태인 캐패시터(이론상)에 아주 큰 초기전류가 흐르게 되고, 그것을 Surge Current라고 하는데, 이것이 캐패시터가 충전될 동안 계속 흐르게 됨으로 다
  • 페이지 8페이지
  • 가격 1,300원
  • 등록일 2009.06.20
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
IDSS / | VGS(off) | 으로 500㎲=2 × IDSS / | -3V| 을 이용해 구해 보면 7.5mA의 값이 나오게 된다. 1. 실험목적 2. 배선(회로)도 3. 실험에 사용한 소요부품 및 장비 4. 데이터표 Data값에 대한 분석(결론) Discussion 실험 20장에 대한 복습문제
  • 페이지 4페이지
  • 가격 800원
  • 등록일 2009.06.20
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로와 비슷하게 나옴을 예상할 수 있었다. 그리고 우리조는 실험중 바이패스 캐패시터만 제거하여 실험을 하였는데 바이패스 캐패시터를 제거하였을 경우 전압이득이 정상회로에 비해 무척이나 감소함을 알 수 있었다. 실험 22장에 대한 복
  • 페이지 6페이지
  • 가격 1,300원
  • 등록일 2009.06.20
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
top