[아날로그 및 디지털회로 설계실습] (결과) 설계실습 06. 전압제어 발진기
본 자료는 1페이지 의 미리보기를 제공합니다. 이미지를 클릭하여 주세요.
닫기
  • 1
  • 2
  • 3
  • 4
  • 5
해당 자료는 1페이지 까지만 미리보기를 제공합니다.
1페이지 이후부터 다운로드 후 확인할 수 있습니다.

소개글

[아날로그 및 디지털회로 설계실습] (결과) 설계실습 06. 전압제어 발진기에 대한 보고서 자료입니다.

목차

1. 설계실습 내용 및 결과

2. 결론

본문내용

는 얻어내지 못하였다. 또한 커패시터와 저항비에 대한 주파수의 변화는 예비레포트와 같이 커패시터 값과 저항비가 증가함에 따라 주파수가 감소하게 되는 결과를 얻어냈지만 이 역시도 다른 조의 결과에 비해 상대적으로 변화의 정도가 미미하게 나타났다는 점이 석연치가 않다.
Vc (V)
1
2
3
4
C = 5 ㎋
15.43
17.01
17.42
17.94
C = 20 ㎋
9.416
12.20
14.01
15.29
= 3 V
15.02
17.73
18.32
18.45
= 4.5 V
8.197
11.77
13.25
14.75
(2) 잘 안되었다면 그 이유는 무엇이라 생각하는가? 설계실습계획서는 잘 작성되었다고 생각하는가? 계획서에서 자신이 설계한 회로 또는 방법이 틀렸다면 왜 틀렸다고 생각되는가?
사실 실험의 결과와 그래프의 형태를 보면 실험은 큰 문제없이 잘 이루어진 것처럼 보인다. 하지만 위에서도 잠깐 언급했던 것처럼 오히려 상대적인 수치가 아닌 절대적인 수치에 대해 무언가 찜찜한 느낌이 든다. 어쨌든 이번 실험은 변위에 따른 주파수의 상대적인 결과를 알아보는 것이기 때문에 절반 이상의 성공은 거두었다고 볼 수 있을 것 같다.
설계실습계획서는 잘 작성되었다. Pspice로 시뮬레이션 해 본 Vc의 변화에 대한 주파수 파형이나 커패시터, 저항비에 따른 주파수 파형이 실제 실험에 참고하기에 충분한 정보를 제공해주었다. 예비레포트에서는 입력이 펄스 파형이어서 실제와는 조금 다른 시뮬레이션 결과가 나왔지만 펄스와 DC 사이에 큰 차이는 없기 때문에 그다지 문제될 것은 없었다.
조교님 이번 실험도 수고 많으셨습니다.
  • 가격800
  • 페이지수5페이지
  • 등록일2013.04.25
  • 저작시기2009.9
  • 파일형식한글(hwp)
  • 자료번호#841081
본 자료는 최근 2주간 다운받은 회원이 없습니다.
청소해
다운로드 장바구니