목차
1. 8051핀 기능 및 구조
1-1. 포트 0(P0.0 - P0.7, pin 32- pin 39)
1-2. 포트 1(P1.0 - P1.7, pin 1 - pin 8)
1-3. 포트 2(P2.0 - P2.7, pin 21 - pin 28)
1-4. 포트 3(P3.0 - P3.7, pin 10 - pin 17)
포트 3
기능(Function)
< 포트3의 두가지 기능 >
1-1. 포트 0(P0.0 - P0.7, pin 32- pin 39)
1-2. 포트 1(P1.0 - P1.7, pin 1 - pin 8)
1-3. 포트 2(P2.0 - P2.7, pin 21 - pin 28)
1-4. 포트 3(P3.0 - P3.7, pin 10 - pin 17)
포트 3
기능(Function)
< 포트3의 두가지 기능 >
본문내용
EPROM
n 27 : Eprom
n 256 : Rom 의 크기를 나타내는 숫자
n 256 은 K bit 의 단위를 갖는다.
n 32kbyte 의 메모리사이즈임
n Address Line : A0 A14 까지 총15 개의 라인으로 이루어져있음
n A0-A14 : 8051 Port0 가 74HC573 을 통해서 ROM 의 A0-A7 에 연결되고 Port2 는 직접 ROM 의 A9-A14 에 연결된다.
n O0-O7 : 메모리영역에 저장되어있는 데이터가 입출력이 되는 단자로서 8051 의 포트0 에 직접 연결된다. [D0-D7]
n CE : Chip enable 단자로서 L(0) 신호가 입력되어야 ROM(27C256) 이 Active 되어서 Data 를 읽을 수 있다.
n OE : Out enable 단자, 메모리에 저장되어있는 Data 를 출력할 때 L(0) 신호를 입력 해주어야 한다.
n 62256
n 62 : RAM
n 256 : Ram 의 크기 [ 단위 K bit]
n A0-A14 : 메모리 영역의 어드레스를 설정하기 위한 입력 단자로서, 8051 의 포트0 이 74HC573 을 통해서 Ram 의 A0-A7 에 연결되고, 포트2 가 직접 Ram 의 A9-A14 에 연결된다.
n I/O0-I/O7 메모리 영역에 데이터를 저장하거나 출력하기위한 단자로서 8051 의 포트0 에 직접 연결된다.
n CS : Chip Select , L(0) 신호입력 시 Enable 된다.
n OE : Out enable 입력으로 CS Low 일 때 OE 단자에 Low 를 인가하면 저장되어있던 데이터가 전송 된다.
n 27 : Eprom
n 256 : Rom 의 크기를 나타내는 숫자
n 256 은 K bit 의 단위를 갖는다.
n 32kbyte 의 메모리사이즈임
n Address Line : A0 A14 까지 총15 개의 라인으로 이루어져있음
n A0-A14 : 8051 Port0 가 74HC573 을 통해서 ROM 의 A0-A7 에 연결되고 Port2 는 직접 ROM 의 A9-A14 에 연결된다.
n O0-O7 : 메모리영역에 저장되어있는 데이터가 입출력이 되는 단자로서 8051 의 포트0 에 직접 연결된다. [D0-D7]
n CE : Chip enable 단자로서 L(0) 신호가 입력되어야 ROM(27C256) 이 Active 되어서 Data 를 읽을 수 있다.
n OE : Out enable 단자, 메모리에 저장되어있는 Data 를 출력할 때 L(0) 신호를 입력 해주어야 한다.
n 62256
n 62 : RAM
n 256 : Ram 의 크기 [ 단위 K bit]
n A0-A14 : 메모리 영역의 어드레스를 설정하기 위한 입력 단자로서, 8051 의 포트0 이 74HC573 을 통해서 Ram 의 A0-A7 에 연결되고, 포트2 가 직접 Ram 의 A9-A14 에 연결된다.
n I/O0-I/O7 메모리 영역에 데이터를 저장하거나 출력하기위한 단자로서 8051 의 포트0 에 직접 연결된다.
n CS : Chip Select , L(0) 신호입력 시 Enable 된다.
n OE : Out enable 입력으로 CS Low 일 때 OE 단자에 Low 를 인가하면 저장되어있던 데이터가 전송 된다.
소개글