P-SPICE를 이용한 RLC 회로의 과도응답 특성 해석
본 자료는 3페이지 의 미리보기를 제공합니다. 이미지를 클릭하여 주세요.
닫기
  • 1
  • 2
  • 3
  • 4
  • 5
  • 6
  • 7
  • 8
  • 9
  • 10
  • 11
해당 자료는 3페이지 까지만 미리보기를 제공합니다.
3페이지 이후부터 다운로드 후 확인할 수 있습니다.

목차

1)실험의 목적

2)실험도구

3)실험내용

4)실험결과

본문내용

Introduction
1)실험의 목적
PSPICE의 Schematics editor와 PROBE기능을 이용하여 전기회로의 과도응답을 해석한다.
2)실험도구
PC, PSPICE Software (Student Edition)
3)실험내용
1.회로(a) 의 해석
i.회로를 그린다.
ii.Switch 의 환경을 조정한다.
tClose : Simulation이 시작되고 tClose의 Value후에 스위치가 닫힌다.
ttran : Switch가 Close되는데 걸리는 시간이다. 결국 Switch는 tClose + ttran의 시간후에 닫히게 된다
Rclosed : 닫힌 상태에서의 스위치의 저항값이다.
Ropen : 열린 상태에서의 스위치의 저항값이다.
iii.Inductor 의 initial condition을 확인 / 조정한다.
VALUE : Capacitor의 용량값을 입력한다.
IC : Capacitor가 Simulation될 때의 초기값을 입력한다.
iv.Setting up Transient Analysis
변화하는 값을 측정하여 그 그래프를 확인하기 위해서는 Analysis Setup에서 Transient를 선택하고 그 설정을 적당하게 조정해 주어야 한다.
위 그림에서 Transient의 Enable을 체크한 뒤에 Transient를 클릭한다.그 뒤에 왼쪽과 같은 환경을 조작할 수 있는 기능의 창이 나타나면 Print Step칸에 몇 초에 한번씩 Probe의 값을 측정하여 화면에 나타낼 것인지를 입력하고 Final Time에 Simulation을 얼마동안 계속할 것인지를 입력한다. Final Time에 실험에 필요한 데이터가 다 표시될 때까지의 적당한 시간을 입력한 후에 Print Step에 Final Time에 적절한 값을 입력한다. Print Step의 값이 너무 작을 경우 Simulation의 시간이 너무 길어지고 너무 클 경우에는 변화하는 모양이 부드럽게 곡선으로 나타나지 않고 꺾은선으로 나타나게 된다
v.Probe의 Data를 Graph로 나타낸다.
위와 같은 창이 실행되면 Add Trace메뉴를 이용하여 필요한 Data를 얻는다.
vi.Time constant
시정수는 초기 Voltage 값의 0.632 배 되는 곳을 찾으면 되므로 Cursor 기능을 이용하여 찾으면, 1ms 이다.

키워드

  • 가격2,000
  • 페이지수11페이지
  • 등록일2005.06.19
  • 저작시기2005.06
  • 파일형식워드(doc)
  • 자료번호#303266
본 자료는 최근 2주간 다운받은 회원이 없습니다.
청소해
다운로드 장바구니