(전자공학) 가산 증폭기 실험
본 자료는 1페이지 의 미리보기를 제공합니다. 이미지를 클릭하여 주세요.
닫기
  • 1
  • 2
  • 3
  • 4
  • 5
해당 자료는 1페이지 까지만 미리보기를 제공합니다.
1페이지 이후부터 다운로드 후 확인할 수 있습니다.

소개글

(전자공학) 가산 증폭기 실험에 대한 보고서 자료입니다.

목차

1. 실험 목적

2. 관련 이론

3. 가산 증폭기 P-spice 시뮬레이션 수행 결과

4. 시뮬레이션 결과

본문내용

를 생각해보면 위의 경우와 전혀 동일합니다.
즉 출력전압은 Vout= -I2Rf= -(V2/R2)Rf 이고, 이득은 Av= Vout/V2= -Rf/R2 입니다.
그러면 R1과 R2가 모두 있는 반전 가산기인 경우에는 어떨까요?
이 경우에도 Vn은 역시 0Volt 이고, OP-Amp의 입력저항은 무한대이므로 V1과 R1, V2와 R2에 의한 전류는 Rf를 통해서만 흐를 것이므로 Rf에 흐르는 전류는 두 전류의 합 즉 (I1+I2) 가 됩니다. 따라서 출력전압 Vout은
Vout= -(I1+I2)Rf = -(V1/R1 + V2/R2)Rf= -(V1/R1)Rf - (V2/R2)Rf 입니다.
즉 Vout은 V1과 R1, V2와 R2 그리고 Feedback 저항 Rf에 의한 독립된 각각의 전압 합으로 나타나는 것입니다. 이런 이유로 이 회로를 가산기 즉 Summing Amp라 부릅니다.
이 가산기 회로에서 이득 즉 Gain은 각각의 입력에 대한 Gain이 중요하지 전체의 이득은 중요하지 않습니다. 즉 입력 V1에 대한 이득이 Av1 이고, V2는 Av2, V3는 Av3이라면 출력전압 Vout은
Vout= -[V1Av1 + V2Av2 +V3Av3]
이 되어 각각의 이득에 의해 출력전압이 결정되기 때문입니다.
입력 전압이 DC 전압인 경우에는 Oscilloscope에는 x축과 평행하게 일직선으로 표시되며, Oscilloscope의 입력을 DC Coupling 으로 설정하여야 출력을 확인할 수 있습니다
3. 가산 증폭기 P-spice 시뮬레이션 수행 결과
회로도 -
시뮬레이션 결과 값: Run to Time :50us
  • 가격1,200
  • 페이지수5페이지
  • 등록일2008.12.14
  • 저작시기2008.12
  • 파일형식한글(hwp)
  • 자료번호#504988
본 자료는 최근 2주간 다운받은 회원이 없습니다.
청소해
다운로드 장바구니