[DLD실험6]레지스터 구성
본 자료는 1페이지 의 미리보기를 제공합니다. 이미지를 클릭하여 주세요.
닫기
  • 1
  • 2
  • 3
  • 4
해당 자료는 1페이지 까지만 미리보기를 제공합니다.
1페이지 이후부터 다운로드 후 확인할 수 있습니다.

목차

관련이론

○ 직렬 전송 레지스터

○ 병렬 전송 레지스터

○ 자리이동 레지스터

본문내용

을 가하고 (예를 들면 1010) clock1에만 펄스를 1번 준다 그 다음 외부입력을 제거하고 을 0으로 하여 과연 왼편 레지스터에 외부입력이 입력 되었는지 bus위의 데이터를 LED로 확인한다. 다음으로 clock2에만 1번 펄스를 주고 을 1로 를 0으로 하여 오른편 레지스터로 데이터가 이동하는지 확인한다. 이 실험 시에 특히 조심할 것은 절대 와 가 동시에 0으로 되어서는 안 되며 외부에서 입력을 로드 할 때는 이나 가 0으로 되어서는 안 된다.
: 위 실험과정 2에서처럼 클럭을 정확히 주기가 어려울것으로 예상되므로 실험과정중 클럭을 정확히 주는것에 주의해야할 것이다.
Pspice 시뮬레이션 결과
serial-in/parallel-out 시프트레지스터
level sensitive transparent RS
Reference
1. http://princess.kongju.ac.kr/DigitalMain/framekor.htm
2. http://www.e-mirim.hs.kr/cyberroom_computer/computer07.jsp(미림여자정보과학고등학교)
3. Didital Logic Application And Design, Yarbrough
  • 가격1,000
  • 페이지수4페이지
  • 등록일2011.05.02
  • 저작시기2008.4
  • 파일형식한글(hwp)
  • 자료번호#673765
본 자료는 최근 2주간 다운받은 회원이 없습니다.
청소해
다운로드 장바구니