실험 13. CMOS-TTL interface(예비보고서)
본 자료는 1페이지 의 미리보기를 제공합니다. 이미지를 클릭하여 주세요.
닫기
  • 1
  • 2
  • 3
  • 4
해당 자료는 1페이지 까지만 미리보기를 제공합니다.
1페이지 이후부터 다운로드 후 확인할 수 있습니다.

소개글

실험 13. CMOS-TTL interface(예비보고서)에 대한 보고서 자료입니다.

목차

▶실험 목적
▣ 실험 이론
⑴ CMOS의 원리
⑵ CMOS와 TTL의 interface
⑶TTL과 CMOS의 interface
▶ 예비과제
⑴ TTL 특성과 CMOS 특성을 기술하라.
⑵ CMOS게이트가 TTL 게이트를 구동시킬 때 noise margin은 얼마인가?

본문내용

의 변동값
* 팬 아웃(Fan-out) : 출력 단자를 가지고 있는 개수
⑵ CMOS게이트가 TTL 게이트를 구동시킬 때 noise margin은 얼마인가?
- CMOS는 3V~18V 사이의 임의의 전압에서 동작시킬 수 있으므로 CMOS의 High 레벨 출력은 (3-0.1)V~18V이 나올 것이고 Low 레벨 출력은 0V~0.1V가 나올 것이다. 그리고 CMOS 게이트가 TTL 게이트를 구동시키게 되면 TTL 게이트의 High 레벨 입력전압이 2.9V~5V가 된다. 5V~18V에서는 TTL이 작동하지 않는다. 또 TTL 게이트의 Low 레벨 입력전압이 0V~0.1V가 된다. high 레벨의 noise margin은 |VOH-VIH| 이고 low 레벨의 noise margin은 |VOL-VIL|이므로 아래의 그림 TTL에서의 high 레벨의 noise margin은 |2.4-2|=0.4 이고 low 레벨의 noise margin은 |0.4-0.8|=0.4이다. 따라서 CMOS 게이트가 TTL 게이트를 구동시킬 때, high 레벨의 noise margin은 |2.4-2.9|=0.5V이고 low 레벨의 noise margin은 |0.4-0.1|=0.3V이다.

키워드

  • 가격500
  • 페이지수4페이지
  • 등록일2011.09.29
  • 저작시기2010.9
  • 파일형식한글(hwp)
  • 자료번호#704814
본 자료는 최근 2주간 다운받은 회원이 없습니다.
청소해
다운로드 장바구니