목차
▶실험 목적
▣ 실험 이론
⑴ CMOS의 원리
⑵ CMOS와 TTL의 interface
⑶TTL과 CMOS의 interface
▶ 예비과제
⑴ TTL 특성과 CMOS 특성을 기술하라.
⑵ CMOS게이트가 TTL 게이트를 구동시킬 때 noise margin은 얼마인가?
▣ 실험 이론
⑴ CMOS의 원리
⑵ CMOS와 TTL의 interface
⑶TTL과 CMOS의 interface
▶ 예비과제
⑴ TTL 특성과 CMOS 특성을 기술하라.
⑵ CMOS게이트가 TTL 게이트를 구동시킬 때 noise margin은 얼마인가?
본문내용
의 변동값
* 팬 아웃(Fan-out) : 출력 단자를 가지고 있는 개수
⑵ CMOS게이트가 TTL 게이트를 구동시킬 때 noise margin은 얼마인가?
- CMOS는 3V~18V 사이의 임의의 전압에서 동작시킬 수 있으므로 CMOS의 High 레벨 출력은 (3-0.1)V~18V이 나올 것이고 Low 레벨 출력은 0V~0.1V가 나올 것이다. 그리고 CMOS 게이트가 TTL 게이트를 구동시키게 되면 TTL 게이트의 High 레벨 입력전압이 2.9V~5V가 된다. 5V~18V에서는 TTL이 작동하지 않는다. 또 TTL 게이트의 Low 레벨 입력전압이 0V~0.1V가 된다. high 레벨의 noise margin은 |VOH-VIH| 이고 low 레벨의 noise margin은 |VOL-VIL|이므로 아래의 그림 TTL에서의 high 레벨의 noise margin은 |2.4-2|=0.4 이고 low 레벨의 noise margin은 |0.4-0.8|=0.4이다. 따라서 CMOS 게이트가 TTL 게이트를 구동시킬 때, high 레벨의 noise margin은 |2.4-2.9|=0.5V이고 low 레벨의 noise margin은 |0.4-0.1|=0.3V이다.
* 팬 아웃(Fan-out) : 출력 단자를 가지고 있는 개수
⑵ CMOS게이트가 TTL 게이트를 구동시킬 때 noise margin은 얼마인가?
- CMOS는 3V~18V 사이의 임의의 전압에서 동작시킬 수 있으므로 CMOS의 High 레벨 출력은 (3-0.1)V~18V이 나올 것이고 Low 레벨 출력은 0V~0.1V가 나올 것이다. 그리고 CMOS 게이트가 TTL 게이트를 구동시키게 되면 TTL 게이트의 High 레벨 입력전압이 2.9V~5V가 된다. 5V~18V에서는 TTL이 작동하지 않는다. 또 TTL 게이트의 Low 레벨 입력전압이 0V~0.1V가 된다. high 레벨의 noise margin은 |VOH-VIH| 이고 low 레벨의 noise margin은 |VOL-VIL|이므로 아래의 그림 TTL에서의 high 레벨의 noise margin은 |2.4-2|=0.4 이고 low 레벨의 noise margin은 |0.4-0.8|=0.4이다. 따라서 CMOS 게이트가 TTL 게이트를 구동시킬 때, high 레벨의 noise margin은 |2.4-2.9|=0.5V이고 low 레벨의 noise margin은 |0.4-0.1|=0.3V이다.
추천자료
- [ 화공 실험 ] 액 액 추출 (LIQUID & LIQUID EXTRACTION) / McCabe 예비 자료 보고서(화...
- 기초전기전자공학실험 7장 예비보고서
- 기초전기전자공학실험 9장 예비보고서
- 기초전기전자공학실험 14장 예비보고서
- 기초전기전자공학실험 15장 예비보고서
- 기초전기전자공학실험 8장 예비보고서
- 기초전기전자공학실험 17장 예비보고서
- 기초전기전자공학실험 19장 예비보고서
- 기초전기전자공학실험 11장 예비보고서
- 예비보고서 - 쿨롱(Coulomb)의 법칙
- 예비보고서 - 음파의 성질
- (예비) 균류와 원생생물 관찰
- [전자 회로 실험] 제너 다이오드의 특성 (예비보고서): 제너 다이오드의 전류에 대한 순방향,...
- [기초회로실험] 상호 인덕턴스와 변압기 : 이상적인 변압기의 특성과 최대전력전달의 법칙을 ...
소개글