전가산기와 BCD가산기 설계
본 자료는 2페이지 의 미리보기를 제공합니다. 이미지를 클릭하여 주세요.
닫기
  • 1
  • 2
  • 3
  • 4
  • 5
  • 6
해당 자료는 2페이지 까지만 미리보기를 제공합니다.
2페이지 이후부터 다운로드 후 확인할 수 있습니다.

소개글

전가산기와 BCD가산기 설계에 대한 보고서 자료입니다.

목차

1. 주 제
2. 목 적
3. 관련 이론
4. 설계 순서
5. 소자 선택
6. 회로도
7. Simulation
8. 결과
9. Data Sheet

본문내용

결과가 10부터 15인때
이 경우 BCD는 0부터 9까지 밖에 나타낼 수 없으므로 BCD의 자리올림이필요하며, 그 합에서 1010을 (-)하든지 0110 (1010의 2의 보수)를 더
하면 된다.
③두 개의 BCD수를 더하여 BCD로 결과를 출력하는 회로로 두 BCD합의 최대 결과 9(1001)+9+1=(이전단캐리)=18 이고, 이진 가산기를 이용하여 합의 결과가 9이하이면 그대로 9이상이면 Correction이 된다.

4. 설계순서
① 전가산기의 회로를 구성 한다.
② 구성된 회로도를 Quartus 를 사용하여 시뮬레이션 한다.
③ 전가산기의 Simulation 작동 결과를 확인한다.
④ Simulation 값과 이론 값을 비교해 본다.
⑤ 7483을 이용해 BCD가산기 회로를 구성한다.
⑥ 구성된 회로도를 Quartus 를 사용하여 시뮬레이션 한다.
⑦ BCD가산기의 Simulation 작동 결과를 확인한다.
⑧ Simulation값과 이론 값을 비교해 본다
5. 소자 선택
소자명
수동 소자
74LS83
논리 회로
AND Gate
OR Gate
XOR Gate
Ⅲ. 분석
6. 회로도
< 첨 부#-1 >
7. Simulation
< 첨 부#-2 >
8. 결 과
논리회로에서 사용되는 Gate 소자의 종류를 알고, 그 소자만의 기능을 파악하여 전가산기와 BCD가산기를 만들 수 있다는 것을 알고, 이것들을 조합하여
이를 논리회로가 아닌 실제 기능을 가지고 있는 소자를 사용하여 IC 소자를 사용한 회로를 구성하여 회로를 만들어 시뮬레이션까지 돌려보았다. Quaturs Ⅱ 7. 1 Web Edition를 사용하여 BCD 가산기를 설계 하기전에 전가산기 논리회로를 시뮬레이션 한 결과 전가산기의 진리표와 같이 출력 파형 결과 값이 동일 하게 나오는 것을 확인 할 수 있었다.
BCD 가산기는 IC7483 6개와 AND, OR, XOR gate로 구성이 된다. BCD가산기를 논리 게이트 회로를 구성 하여 시뮬레이션을 하였는데, BCD 가산기의 경우 가산 결과 값이 0~9일때의 결과는 그대로 가산 결과가 되고, 10~15일때는 BCD가산기는 0부터 9까지 밖에 나타낼 수 없으므로 Carry가가 생기는 걸 알수가 있었고, 진리표의 이론과 같이
전가산기와 BCD 가산기의 시뮬레이션 결과 Sum과 Carry 모두 이론결과와 동일하게 나옴을 확인 할 수 있었다.
9. Data Sheet
첨부 #-3
  • 가격3,300
  • 페이지수6페이지
  • 등록일2012.04.26
  • 저작시기2011.3
  • 파일형식한글(hwp)
  • 자료번호#742753
본 자료는 최근 2주간 다운받은 회원이 없습니다.
청소해
다운로드 장바구니