본문내용
VD2 = 3.966 V
VbG = 2.453 V
VG1 = 3.001 V
VG2 = 3.001 V
VS = 0.657 V
IREF = 20.04 mA
ISS = 20.04 mA
를 인가해 주고 주어진 노드의 파형의 진폭은 다음과 같다. ,진폭 49.5mV , 진폭 380mV 25.9mV, 전압이득 : 380mV/50mV=7.6V/V 으로 구해졌다.
VbG = 2.453 V
VG1 = 3.001 V
VG2 = 3.001 V
VS = 0.657 V
IREF = 20.04 mA
ISS = 20.04 mA
를 인가해 주고 주어진 노드의 파형의 진폭은 다음과 같다. ,진폭 49.5mV , 진폭 380mV 25.9mV, 전압이득 : 380mV/50mV=7.6V/V 으로 구해졌다.
추천자료
- 전자 회로 실험 공동이미터 증폭기
- 전자회로실험 다단증폭기(예비보고서,피스파이스로...)
- [전자회로실험] 음성증폭기의 주파수응답
- [전자회로실험] 음성증폭기 회로제작
- 기초 전자 공학 실험
- 전자회로실험 결과보고서-공통이미터 증폭기
- 전자회로실험 결과보고서-공통이미터 증폭기와 이미터 폴로어의 조합
- 전자회로실험 결과보고서- 공통베이스 증폭기
- 전자회로실험 결과보고서-A급 공통이미터 전력증폭기
- [전자회로실험] BJT 증폭기의 DC 바이어스 결과보고서
- [전자회로실험] 이미터 공통 증폭기의 특성 예비보고서
- [전자 회로 실험] (결과) 실험 06 : 증폭기 바이어스와 이득
- [전기전자 기초 실험] 공통 베이(CB)스 및 에미터 플로워 트랜지스터 증폭기
- 베이스 접지 증폭기 및 이미터 폴로워 회로_결과(전자회로실험)
소개글