(3) 공통 소스 JFET 증폭기 (결과보고서)
본 자료는 1페이지 의 미리보기를 제공합니다. 이미지를 클릭하여 주세요.
닫기
  • 1
  • 2
  • 3
  • 4
해당 자료는 1페이지 까지만 미리보기를 제공합니다.
1페이지 이후부터 다운로드 후 확인할 수 있습니다.

소개글

(3) 공통 소스 JFET 증폭기 (결과보고서)에 대한 보고서 자료입니다.

목차

1. 실험결과

2. 검토사항

3. 연습문제

4. 참고문헌

본문내용

이트 전압의 크기와 관계없이 일정하다. 이 값을 핀치오프 전압이라고 하는데 포화가 높은 전압에서 일어난다면 트랜지스터에서 핀치오프 전압이 높아질 수 있다.
2.4 자기 바이어스된 JFET 회로의 입력 임피던스가 게이트 저항값과 근사적으로 같은 이유는 무엇 때문인가?
JFET는 게이트로 전류가 거의 흐르지 않는다. 그렇기 때문에 게이트에서 바라본 JFET의 입력저항은 무한대에 가까워진다. 이때 게이트 저항과 JFET의 입력저항이 병렬로 연결되어 있다고 생각할 수 있다. 무한대의 JFET 저항과 특정 값을 가지고 있는 게이트 저항이 병렬이므로 입력 임피던스는 게이트저항과 근사적으로 같다고 할 수 있다.
※ 책의 검토사항 2번 문제는 실험하지 않아 제외하였습니다.
3. 연습문제
3.1 , 이고, 다. , , , , , , PG를 계산하여라.
3.2 스위치 S가 닫혀졌을 때 이다. 스위치가 열렸을 때 값은?
S가 닫혔을 경우,
S가 열린 경우,
4. 참고문헌
전자통신연구회 편, 『전자통신기초실험』, 도서출판 상학당, 2009, pp269-279.
네이버 백과사전, 핀치오프 전압, http://terms.naver.com/entry.nhn?docId=756729
  • 가격2,000
  • 페이지수4페이지
  • 등록일2015.06.28
  • 저작시기2013.6
  • 파일형식한글(hwp)
  • 자료번호#974942
본 자료는 최근 2주간 다운받은 회원이 없습니다.
청소해
다운로드 장바구니