VLSI 프로젝트 CMOS를 이용한 디지털 직접회로 설계 (4bit Comparator)
본 자료는 3페이지 의 미리보기를 제공합니다. 이미지를 클릭하여 주세요.
닫기
  • 1
  • 2
  • 3
  • 4
  • 5
  • 6
  • 7
  • 8
  • 9
  • 10
  • 11
해당 자료는 3페이지 까지만 미리보기를 제공합니다.
3페이지 이후부터 다운로드 후 확인할 수 있습니다.

소개글

VLSI 프로젝트 CMOS를 이용한 디지털 직접회로 설계 (4bit Comparator)에 대한 보고서 자료입니다.

목차

설계 목적 및 개요
원리 및 동작 설명
회로도
시뮬레이션 결과
고찰

본문내용

1 설계 배경
졸업연구를 하는 과정에서 H.264를 공부하게 되었고 그 중에 Motion Estimation 블록을 집중적으로 살펴보고 있는데, 이곳에서 Comparator를 사용하게 된다.

Motion Estimation 과정에서 나온 SAD를 이전의 SAD 값과 비교하여 최소의 값을 내보낼 때 사용한다. Compare Block에서 새로 들어온 SAD와 compare_old를 서로 비교하여 SAD가 더 작으면 compare_old update 및 exch신호 high, SAD가 더 크면 compare_old 그대로 유지 및 exch신호 low를 출력한다.

2 설계 작품의 필요성
컴퓨터의 구성요소 중 수치에 대한 계산 등을 처리하는 누산기(累算器, accumulator)라는 부분에서, 비교를 하기 위한 비교기(比較器, comparator)는 가산기와 함께 중요 연산장치로서 중규모에서 대규모의 집적회로로 제작된다. 또한 펄스발생 등등 다른 여러 가지 분야에서도 응용이 가능하다.

3 설계 목적
실제 SAD bit는 4bit 보다 더 크겠지만 원리를 이해한다면 가능하다고 생각하여, 우선 4bit 비교기를 설계하기로 한다.

키워드

VLSI,   Comparator,   CMOS
  • 가격1,500
  • 페이지수11페이지
  • 등록일2018.10.24
  • 저작시기2010.5
  • 파일형식기타(docx)
  • 자료번호#1066286
본 자료는 최근 2주간 다운받은 회원이 없습니다.
청소해
다운로드 장바구니