6장 가산기와 ALU 그리고 조합논리회로 응용 예비
본 자료는 3페이지 의 미리보기를 제공합니다. 이미지를 클릭하여 주세요.
닫기
  • 1
  • 2
  • 3
  • 4
  • 5
  • 6
  • 7
  • 8
  • 9
해당 자료는 3페이지 까지만 미리보기를 제공합니다.
3페이지 이후부터 다운로드 후 확인할 수 있습니다.

소개글

6장 가산기와 ALU 그리고 조합논리회로 응용 예비에 대한 보고서 자료입니다.

목차

1. 실험목적
2. 이론
3. 예비보고
4. 실험

본문내용

1. 실험목적
가. 반가산기와 전가산기의 원리를 이해한다.
나. 반가산기와 전가산기의 설계를 통해 조합논리회로의 설계방법을 공부한다.
다. 상용 ALU(산술논리 연산장치)의 기능을 이해한다.
라. 상용화된 4비트 ALU를 이용하야 두 수의 가감산을 실험함으로써 ALU의 동작과 응용을 확인한다.

2. 이론
가. 반가산기(Half Adder)
1비트의 이진수로 표시된 두 수를 합하여 그 결과를 출력하는 가산기를 반가산기라고 한다. 이때 두 개의 수 A, B를 합해서 나온 합(Sum)과 자리올림(Carry)이 발생한다.

키워드

  • 가격1,500
  • 페이지수9페이지
  • 등록일2021.01.07
  • 저작시기2014.5
  • 파일형식아크로뱃 뷰어(pdf)
  • 자료번호#1143198
본 자료는 최근 2주간 다운받은 회원이 없습니다.
청소해
다운로드 장바구니