목차
제목
실험 목적
실험 장비
이론(PSpice 포함)
실험 목적
실험 장비
이론(PSpice 포함)
본문내용
이 회로에 대해 요구하는 데이터를 구하고 모든 질문에 답하라.
DC 바이어스 해석을 수행하라.
=5.709V, =1.489V, =719.9㎷
=236.8㎂, =35.76㎃, =36㎃
=4.9891V, =0.7691V
2. 위에서 구한 데이터를 볼 때 Q 점이 부하선의 중간부근에 위치하는가?
가 VCC의 2분의 1로 Q 점이 중간에 위치 하는걸 알 수 있다.
3. 전압이 VCC의 약 1/2 인가?
전압이 4.981V로 VCC 10V의 약 1/2이다.
4. VCC가 회로에 공급한 DC전력은 얼마인가?
442.7mW
5. 입력신호를 인가하지 않았을 때 어느 회로소자가 가장 많은 DC 전력을 소비하는가?
Q1 이다.
이론
7. 200us 동안 시간 영역 해석을 행하라.
8. 해석결과에 입력전압 VIN의 한 주기 동안 출력전압 VOUT이 나타나 있는가?
왼쪽이 입력전압으로 X Values가 한 주기당 99.969㎲이고 오른쪽은 출력전압으로 X Values가 한 주기당 99.193㎲로 VOUT이 VIN의 한 주기 동안 나타나 있음
9. 출력전압이 왜곡되어 있는가?
왜곡되어 있지 않음
10. VIN과 VOUT 위상 관계는?
180˚이다.
11. 식 (26.2)를 이용하여 증폭기가 공급한 전력을 계산하라.
12. 이 계산과 위에서 구한 VCC가 공급한 DC 전력으로부터 현재의 동작점에서 증폭기의 효율을 계산하라.
=10V*35.76㎃=0.3576W
=21.53%
이론
13. VIN의 진폭을 10㎷로 줄인 다음 해석을 반복하라. 특히 어떤 값은 변하지 않으며, 또 어떤 값은 달라지는지 유의하여 관찰하라.
트랜지스터의 특성곡선은 변하지 않고 부하 선이 변하지 않으므로 Q 점이 바뀌지 않으므로 와 가 변하지 않으므로 자연히 증폭기의 효율 역시 변하지 않는다.
하지만 진폭을 10㎷로 줄임으로 인해 입력이 달라지고 출력 역시 달리 지게 된다.
PSpice 모의실험 26-2
아래 그림은 그림 26-2의 B급 증폭기이다.
이 모의실험에서는 먼저 바이어스 점 해석을 시작하라. 이 결과로부터 다음 질문에 답하라.
1. 전압원 VCC가 공급한 DC 입력전력은 얼마인가?
372.1㎽이다.
2. 어느 회로소자가 DC 전력을 가장 많이 소비하는가?
즉 Q2N3904 트랜지스터가 186.1㎽로 가장 많이 소비한다.
3.두 개의 트랜지스터가 각각의 차단 점 또는 그 부근에 바이어스 되어 있는가? 그렇지 않다면 왜 아닌가?
DC 해석관점에서 볼 때는 VCC전압의 1/2 부근이고
AC 해석관점에서 볼 때는 차단 점 부근이다.
4. 노드 E2에서의 DC 전압이 VCC 전압의 1/2인가?
노드 E2에서의 DC 전압이 4.947V로
VCC전압의 1/2이라고 할 수 있다.
5. 두 트랜지스터의 베이스-이미터 간 전압은 각각 얼마인가?
의 경우는 5.717V-4.947V=0.77V
는 4.142V-4.947V=-0.805V이다.
이론
6. 회로에 사용된 두 다이오드의 용도는 무엇인가?
두 트랜지스터의 전압강하에 의해 0.805V<<0.77V 사이는
두 트랜지스터가 둘 다 차단되어 출력이 0이 되어
출력 파형에 왜곡이 발생하는 교차 왜곡이 생기게 되는데
이것을 제거하기 위해서이다.
7. 각 다이오드에서의 전압 강하량은?
=5.717V-4.930V=0.787V
=0.788V이다.
8. 를 주파수 1㎑, 크기 8로 설정하라. 9. 4㎳동안 시간 영역(과도) 해석을 행하라.
9. 4ms 동안 시간 영역 해석을 행하라.
10. 출력 VOUT의 피크 간 전압은 얼마인가?
이 7V 가깝게 나옴
14. 회로의 현재 효율을 계산하고, 이를 앞에서 구한 값과 비교하라.
=10V*37.21㎃=
=
=53.75%
DC 바이어스 해석을 수행하라.
=5.709V, =1.489V, =719.9㎷
=236.8㎂, =35.76㎃, =36㎃
=4.9891V, =0.7691V
2. 위에서 구한 데이터를 볼 때 Q 점이 부하선의 중간부근에 위치하는가?
가 VCC의 2분의 1로 Q 점이 중간에 위치 하는걸 알 수 있다.
3. 전압이 VCC의 약 1/2 인가?
전압이 4.981V로 VCC 10V의 약 1/2이다.
4. VCC가 회로에 공급한 DC전력은 얼마인가?
442.7mW
5. 입력신호를 인가하지 않았을 때 어느 회로소자가 가장 많은 DC 전력을 소비하는가?
Q1 이다.
이론
7. 200us 동안 시간 영역 해석을 행하라.
8. 해석결과에 입력전압 VIN의 한 주기 동안 출력전압 VOUT이 나타나 있는가?
왼쪽이 입력전압으로 X Values가 한 주기당 99.969㎲이고 오른쪽은 출력전압으로 X Values가 한 주기당 99.193㎲로 VOUT이 VIN의 한 주기 동안 나타나 있음
9. 출력전압이 왜곡되어 있는가?
왜곡되어 있지 않음
10. VIN과 VOUT 위상 관계는?
180˚이다.
11. 식 (26.2)를 이용하여 증폭기가 공급한 전력을 계산하라.
12. 이 계산과 위에서 구한 VCC가 공급한 DC 전력으로부터 현재의 동작점에서 증폭기의 효율을 계산하라.
=10V*35.76㎃=0.3576W
=21.53%
이론
13. VIN의 진폭을 10㎷로 줄인 다음 해석을 반복하라. 특히 어떤 값은 변하지 않으며, 또 어떤 값은 달라지는지 유의하여 관찰하라.
트랜지스터의 특성곡선은 변하지 않고 부하 선이 변하지 않으므로 Q 점이 바뀌지 않으므로 와 가 변하지 않으므로 자연히 증폭기의 효율 역시 변하지 않는다.
하지만 진폭을 10㎷로 줄임으로 인해 입력이 달라지고 출력 역시 달리 지게 된다.
PSpice 모의실험 26-2
아래 그림은 그림 26-2의 B급 증폭기이다.
이 모의실험에서는 먼저 바이어스 점 해석을 시작하라. 이 결과로부터 다음 질문에 답하라.
1. 전압원 VCC가 공급한 DC 입력전력은 얼마인가?
372.1㎽이다.
2. 어느 회로소자가 DC 전력을 가장 많이 소비하는가?
즉 Q2N3904 트랜지스터가 186.1㎽로 가장 많이 소비한다.
3.두 개의 트랜지스터가 각각의 차단 점 또는 그 부근에 바이어스 되어 있는가? 그렇지 않다면 왜 아닌가?
DC 해석관점에서 볼 때는 VCC전압의 1/2 부근이고
AC 해석관점에서 볼 때는 차단 점 부근이다.
4. 노드 E2에서의 DC 전압이 VCC 전압의 1/2인가?
노드 E2에서의 DC 전압이 4.947V로
VCC전압의 1/2이라고 할 수 있다.
5. 두 트랜지스터의 베이스-이미터 간 전압은 각각 얼마인가?
의 경우는 5.717V-4.947V=0.77V
는 4.142V-4.947V=-0.805V이다.
이론
6. 회로에 사용된 두 다이오드의 용도는 무엇인가?
두 트랜지스터의 전압강하에 의해 0.805V<<0.77V 사이는
두 트랜지스터가 둘 다 차단되어 출력이 0이 되어
출력 파형에 왜곡이 발생하는 교차 왜곡이 생기게 되는데
이것을 제거하기 위해서이다.
7. 각 다이오드에서의 전압 강하량은?
=5.717V-4.930V=0.787V
=0.788V이다.
8. 를 주파수 1㎑, 크기 8로 설정하라. 9. 4㎳동안 시간 영역(과도) 해석을 행하라.
9. 4ms 동안 시간 영역 해석을 행하라.
10. 출력 VOUT의 피크 간 전압은 얼마인가?
이 7V 가깝게 나옴
14. 회로의 현재 효율을 계산하고, 이를 앞에서 구한 값과 비교하라.
=10V*37.21㎃=
=
=53.75%
추천자료
[전자컴퓨터정보통신공학부 NEXT 통신시스템 프로그램] 디지털회로 실험 <교안>
전자회로실험 교안
설계設計 소음측정기 설계
[A+ 4.5 예비레포트] 기초전자공학실험 - BJT 바이어스 회로 설계(PSpice 포함)
[A+ 4.5 예비레포트] 기초전자공학실험 - JFET 특성, JFET 바이어스 회로(PSpice 포함)
[A+ 45 예비레포트,PSpice포함] 기초전자공학실험 - 달링턴 및 캐스코드 증폭기 회로
[A+ 4.5 예비레포트,PSpice포함] 기초전자공학실험 - 차동 증폭기 회로
[A+ 45 예비레포트,PSpice포함] 기초전자공학실험 - 선형 연산 증폭기 회로, 능동 필터 회로
[A+ 45 결과레포트,PSpice포함] 기초전자공학실험 - 선형 연산 증폭기 회로, 능동 필터 회로
소개글