[A+] Voltage Regulator 설계
본 자료는 1페이지 의 미리보기를 제공합니다. 이미지를 클릭하여 주세요.
닫기
  • 1
  • 2
  • 3
  • 4
해당 자료는 1페이지 까지만 미리보기를 제공합니다.
1페이지 이후부터 다운로드 후 확인할 수 있습니다.

소개글

[A+] Voltage Regulator 설계에 대한 보고서 자료입니다.

목차

1. 목적
2. 준비물
3. 설계실습 계획서

본문내용

크기를 결정하고 C의 크기를 설계한다. 이때 diode의 저항은 0.7㏀으로 가정한다. 이론부와 교과서(Sedra)를 참조한다. 설계에 사용된 수식, 과정을 상세히 기술한다.
이론부 5장에 식2를 이용하여 Vp를 표현하면 다음과 같다.
위의 식을 계산하면 전원전압의 최대치은 이다.
따라서, 교류입력전원의 크기는 5V 정도로 설정하면 된다.
위의 식을 이용하면
이고,
이다.
따라서, C의 크기는 1㎌정도로 설정하면 된다.
(B) PSPICE: 위에서 구한 값을 사용하여 PSPICE로 회로를 그리고 분석하여 부하에 걸리는 파형을 제출한다. 0V, Vp, Vr을 표시해야 한다.
위의 사진과 같이 회로를 설계할 수 있다. PSPICE로 파형을 구현해보면 다음과 같다.
10us 일 때 부하에 전압이 걸리기 시작한다. 이때 입력전압의 크기는 대략 1.8V이다. 2=1.8 V이므로 문지방전압 =0.9 V 임을 알 수 있다. 또한 = 4.0112 V이고 = (4.0112-3.4907) V = 0.5142 V로 구할 수 있다. (A)에서 다이오드의 문지방전위를 이 0.9V 이하가 되도록 설계하라 했는데 실제로 0.9V보다 작으므로 맞게 설계되었음을 볼 수 있다.
  • 가격2,000
  • 페이지수4페이지
  • 등록일2024.02.02
  • 저작시기2024.02
  • 파일형식한글(hwp)
  • 자료번호#1240087
본 자료는 최근 2주간 다운받은 회원이 없습니다.
청소해
다운로드 장바구니