프로세서와 메모리 계층 구조에 대하여
본 자료는 8페이지 의 미리보기를 제공합니다. 이미지를 클릭하여 주세요.
닫기
  • 1
  • 2
  • 3
  • 4
  • 5
  • 6
  • 7
  • 8
  • 9
  • 10
  • 11
  • 12
  • 13
  • 14
  • 15
  • 16
  • 17
  • 18
  • 19
  • 20
  • 21
  • 22
  • 23
  • 24
해당 자료는 8페이지 까지만 미리보기를 제공합니다.
8페이지 이후부터 다운로드 후 확인할 수 있습니다.

소개글

프로세서와 메모리 계층 구조에 대하여에 대한 보고서 자료입니다.

목차

1. 진보된 프로세서 기술
프로세서들의 디자인 공간
명령 세트의 구조
CISC 스칼라 프로세서
RISC 스칼라 프로세서

2. 수퍼스칼라와 벡터 프로세서
수퍼스칼라 프로세서
VLIW 구조
벡터와 기호 프로세서

3. 메모리 계층 구조 기술

4 가상 메모리 기술

본문내용

명령 파이프라인
명령 수행 주기 :
인출(fetch), 복호화(decode), 수행(execute), 지연-쓰기(write-back)
명령어 파이프라인 동작과 관련된 기본적인 정의
명령 파이프라인 주기 - 명령 파이프라인의 클록 수.
명령 개시 지연 - 두 개의 명령들이 연속적으로 개시될 때, 명령 개시 사이에 필요한 시간.
명령 개시 속도 - 단위 주기당 개시된 명령의 수.
단순 연산 지연 - 나누기, 캐쉬 오류등. 클록 주기 단위로 측정.
자원 충돌 - 둘 이상의 명령어들이 동일한 시간에 동일한 기능 장 치의 사용을 요구 했을 때 발생되는 충돌.
그림
CISC의 특징
목적 : 컴파일러의 동작을 간소화, 전반적인 성능 향상
많은 수의 명령어 - 100~ 250개
몇몇 명령어는 특별한 동작을 수행하며 자주 사용되지 않는다.
다양한 어드레싱 모드 - 5~20가지의 모드
가변 길이 명령어 형식
메모리의 피연산자를 처리하는 명령어
RISC의 특징
목적 : 명령어 집합을 간소화 하여 실행시간을 줄이는 것
상대적으로 적은 수의 명령어, 어드래싱 모드
메모리 참조는 load 와 store 명령어에서만으로 제한된다.
모든 동작은 CPU의 레지스터 안에서 수행된다.
고정된 길이의 명령어 형식으로 디코딩이 간단한다.
단일 사이클 명령어 실행 => 파이프 라인
하드와이어 제어 방식
  • 가격1,500
  • 페이지수24페이지
  • 등록일2003.12.24
  • 저작시기2003.12
  • 파일형식파워포인트(ppt)
  • 자료번호#240368
본 자료는 최근 2주간 다운받은 회원이 없습니다.
청소해
다운로드 장바구니