목차
1. 목표
2. 기본 이론 - 연산 증폭기
1)비교기
2)적분기
3)미분기
2. 기본 이론 - 연산 증폭기
1)비교기
2)적분기
3)미분기
본문내용
리액턴스(1/(2πfCin))는 매우 작아지므로 미분기의 출력 전압은 주파수에 따라 증가하게 된다. 따라서 이 미분기의 출력은 고주파 잡음 등에 매우 민감하게 작용한다. 실제 회로에서는 이를 줄이기 위해 회로도 2와 같이 입력 커패시터에 직렬로 저항 Rin을 연결하여 고주파 이득을 Rf/Rin의 비율로 감소시킨다. 그러나 이 회로는 입력이 fc = 1/(2πRinCin)보다 높은 주파수에서는 전압 이득이 Av = Vo/Vi = -Rf/Rin과 같이 되어 반전 증폭기가 된다.
4) 발진기
기본 구형파 발진기는 신호가 없이도
발진하는 회로이므로 이장 발진기라고도
한다. 출력은 양 입력에 궤한 되므로 출
력 주파수는 저항 R과 연결된 커패시터 C의 충방전에 의해 결정된다. 즉, 출력
주파수는 fo ≒ 1/(2RC ln(1+2R1/R2))
이고, 저항 R1과 R2의 수치는 R1≒R/3,
그리고 R2는 R1의 2배~10배로 설계
되어야 한다. 경우에 따라 실제 출력 파
형은 그 최대와 최소값에서 짤린 삼각파
가 되는데 이것은 741연산 증폭기의
회전비율(slew rate)로 인해 발생하는 현상이다. 0.0047μF의 커패시터에 대해서는 21KHzV정도이다.
4) 발진기
기본 구형파 발진기는 신호가 없이도
발진하는 회로이므로 이장 발진기라고도
한다. 출력은 양 입력에 궤한 되므로 출
력 주파수는 저항 R과 연결된 커패시터 C의 충방전에 의해 결정된다. 즉, 출력
주파수는 fo ≒ 1/(2RC ln(1+2R1/R2))
이고, 저항 R1과 R2의 수치는 R1≒R/3,
그리고 R2는 R1의 2배~10배로 설계
되어야 한다. 경우에 따라 실제 출력 파
형은 그 최대와 최소값에서 짤린 삼각파
가 되는데 이것은 741연산 증폭기의
회전비율(slew rate)로 인해 발생하는 현상이다. 0.0047μF의 커패시터에 대해서는 21KHzV정도이다.