본문내용
며, 전압 분배에 따라 R1에 걸리는 전압은 감소할 것이다.
4. 식 43-1을 확인하였는가? 실험 결과를 이용하여 설명하시오.
- 3.3 k 일 때 인가전압은 10.07V 인데반해, 식에 의한 (
V = SQRT {VR²+ VL² }
) 전압은 9.69V로써 약간의 오차를 보인다. 하지만, 실험 오차를 감안 할때 식 43-1은 성립함을 알수 있다.
4. 식 43-1을 확인하였는가? 실험 결과를 이용하여 설명하시오.
- 3.3 k 일 때 인가전압은 10.07V 인데반해, 식에 의한 (
V = SQRT {VR²+ VL² }
) 전압은 9.69V로써 약간의 오차를 보인다. 하지만, 실험 오차를 감안 할때 식 43-1은 성립함을 알수 있다.
추천자료
전기 회로 실험요약자료
(일반물리학실험)직렬과 병렬회로
[전자회로실험] 직렬 및 병렬 공진 회로 실험 (예비+결과레포트)
중앙대 전자전기 실험 예비 3학년 전자회로 - 예비6 : DCPowerSupply 설계
[기초회로실험]직렬 rlc회로의 주파수 특성(예비)
결과보고서 실험 2. CMOS 회로의 전기적 특성
[전자공학실험] 예비보고서 02장 - 신호와 잡음, 그리고 접지 : 전기신호를 다루는 회로실험...
기초회로실험 - 직렬, 병렬 조합회로
[물리실험] 11. 축전기와 전기회로.pptx
[전자 회로 실험] (예비) 실험 08 : 콜렉터 공통 증폭기 : 에미터 팔로워의 회로구성을 이해...
전기전자 기초실험 5장 직병렬회로 예비, 결과
[전기전자 실험] 선형 연산 증폭기 회로
[전기전자 회로 실험] 테브난의 정리(Thvenin`s Theorem) : 선형 저항성 회로망을 테브낭의 ...
[물리 실험보고서] RLC 회로에 의한 임피던스 측정 결과 보고서 : 저항, 유도코일, 축전기로 ...